Трехвходовый сумматор

 

(»1 429422

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТИУ

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 14.08.72 (21) 1820817/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 25.05.74. Бюллетень № 19

Дата опубликования описания 17.10.74 (51) М. Кл. G 06i 7/50

Государственный комитет

Совета Министров СССР па делам нэооретений и открытий (53) УДК 681.325.54 (088.8) (72) Авторы изобретения

С. О. Мкртчян и М. М. Гаймалов (71) Заявитель (54) ТРЕХВХОДОВЫЙ СУММАТОР

Предлагаемый трехвходовый сумматор относится к логическим устройствам и может быть использован для построения комбинационных сумматоров ЦВМ, а также в цепях аппаратного контроля и управления.

Известные устройства подобного типа многокаскадны и задержка прохождения сигнала в них определяется числом последовательно соединенных каскадов.

Для повышения быстродействия входы предложенного сумматора соединены соответственно с попарно соединенными базами информационных транзисторов, коллекторы опорных транзисторов соединены с базами соответствующих эмиттерных повторителей, причем коллекторы опорных транзисторов первых трех переключателей тока соединены с коллекторами информационных транзисторов двух других соответствующих переключателей, а эмиттеры информационных транзисторов трех других переключателей тока подключены к эмиттерам общего трехэмиттерного опорного транзистора.

На чертеже представлена принципиальная схема сумматора.

Она содержит шесть переключателей тока

ПТ вЂ” ПТ6, каждый из которых состоит из опорного и информационного транзисторов, причем ПТ4 — ПТ6 соединены по схеме И. Поэтому в них опорные транзисторы заменены одним трехэмиттерным транзистором. Четыре эмиттерных повторителя ЭП вЂ” ЭП объединены по выходу и подключены к общему нагрузочному резистору. Коллектор первого опор5 ного транзистора соединен с коллекторами второго и шестого информационных транзисторов и подключен к входу первого эмиттерного повторителя. Коллектор второго опорного транзистора соединен с коллекторами тре10 тьего и четвертого информационных транзисторов и подключены к входу второго эмиттерного повторителя. Коллектор третьего опорного транзистора соединен с коллекгорами первого и пятого информационных транзи15 сторов и подключен к входу третьего эмиттерного повторителя. Коллектор трехэмиттерного опорного транзистора подключен к вхону четвертого эмиттерного повторителя. Базы первого и четвертого, второго и пятого, треть20 его и шестого информационных транзисторов соединены попарно и подключены ко входам сум ма тор а.

Работа устройства происходит следующим образом.

25 В исходном состоянии, т. с. когда все слагаемые равны нулю (x=g=z=O), открыты все опорные транзисторы и на их коллекторах а следовательно, на выходе схемы уровен потенциала низкий ($=0). Пусть х=1, З0 g=O, z=0. Тогда открыты первый и четвер429422

Предмет изобретения

Составитель И. Шелипова

Техред 3. Тараненко

Редактор А. Бер

Корректор Н. Учакина

Заказ 2761/13 Изд. № 866 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, )Я®5, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

3 тый информационные транзисторы и опорный трехэмиттерный транзистор по двум эмиттерам. Следовательно на входе второго, третьего и четвертого эмиттерных повторителей уровни потенциала низкие, а на входе первого эмиттерного повторителя высокий уровень.

Поскольку эмиттерные повторители соединены по схеме; ИЛИ» для высокого уровня, то на выходе схемы уровень потенциала высокий (5=1).

Пусть теперь х=1, у=1, z=0. Тогда открыты первый, второй, четвертый и шестой информационные транзисторы и многоэмиттерный опорный транзистор по одному эмиттеру. Поэтому на входах всех эмиттерных повторителей, как и на выходе схемы, уровень потенциала низкий (S=O).

При x — — y— = z— = 1 опорный многоэмиттерный транзистор заперт по всем эмиттерам. Поэтому на его коллекторе, следовательно, íà выходе схемы получим высокий уровень потенциала (5=1).

Таким образом, схема реализует переключательную функцию

S = хуг /худ QxyzQxyz

Диоды, шунтирующие коллекторные резисторы, предназначены для ограничения потенпиала на коллекторной шине снизу, когда открыты два транзистора или более, подключенных к данной шине. Этим предотвращается прямое смещение коллекторного перехода, а следовательно, насыщение соответствующе5 ro транзистора.

Предлагаемая схема является однокаскадной и задержка сигнала в ней равна т 1.

Трехвходовый сумматор, содержащий эмиттерные повторители и переключатели тока, состоящие из информационного и опорного

15 транзисторов с резистором в эмиттерной цепи, отличающийся тем, что, с целью повышения быстродействия, входы сумматора соединены соответственно с попарно соединенными базами информационных транзисторов, 20 коллекторы опорных транзисторов соединены с базами соответствующих эмиттерных повторителей, причем коллекторы опорных транзисторов первых трех переключателей тока соединены с коллекторами информационных

25 транзисторов двух других соответствующих переключателей, а эмиттеры информационных транзисторов трех других переключателей тока подключены к эмиттерам общего трехэмиттерного опорного транзистора.

Трехвходовый сумматор Трехвходовый сумматор 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх