Патент ссср 416690

 

ОПИСАНИЕ 4I6690

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советски с

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 08.Х.1971 (№ 1703270/18-24) М. Кл. G 06f 7/385 с присоединением заявки №

Приоритет

Госудврственны и комитет

Совета Министров СССР оо делам изосретеннй и откры|тнй

ÄÅ 681 325 5(088 8) Опубликовано 25.11.1974. Еючлстечь № 7

Дата опубликования описания 10Х11.1974

Авторы изобретения

Ю. М. Докучаев и В. Л. Досковский

Заявитель

УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ ДВОИЧНЫХ ЧИСЕЛ

Изобретение относится к вычислительной технике и позволяет производить сложение чисел, представленных в двоичном коде, прн помощи суммирующего счетчика.

Известные устройства для сложения двоичных чисел, содержащие счетчики, генератор импульсов и схемы «И», причем выход генератора соединен с первыми входами всех схем

«И», а выходы каждой схемы «И» соединены со счетными входами соответствующих счетчиков, характеризуются большим временем сложения чисел.

Цель изобретения — уменьшение времени сложения двоичных чисел.

Это достигается тем, что в устройство введены дешифраторы нуля, схема переключени>, и дополнительная схема «И», причем входы первого и второго дешифратора нуля подсоединены к выходам соответственно первого и второго счетчиков, я выходы -- соответственно ко вторым входам первой и второй схе„«

На чертеже представлена схема предлагаемого устроЙства для сложения двоичных |исел

Устройство состоит из генератора 1 импульсов, вычитающих счетчиков 2 н 3, предназня5 ченных для записи слагаемых в виде параллельного двоичного кода, дешпфраторов - . и 5 пуля вычитающпх счетчиков, схем «И» 6 и 7, соединенных со счетными входами вычитя ощпх счетчиков 2 и 3, схема 8 переключения, 10 схем «И» 9, 10, причем один выход схемы 8 через схему «И» 9 подключен к счетному входу второго разряда суммирующего счетчика

11, а второй выход — через схему «И» 10-к счетному входу первого разряда суммирую15 щего счетчика 11. Суммируемые числа записываются в счетчики 2 и 3 по кодовым шинам 12 и 13. Сумма чисел снимается с выходов 14.

Устройство работает следующим образом.

2о Генератор 1 импульсов непрерывно выр:|бятывает последовательность импульсов, ко торяя пе проходит через схемы «И» 6, 7, 9 н

10 до тех пор, нокя вычитающне счетчики 2 и 3 находятся в нулевом состоянии. После зя2> нисн в вычитающие счетчики 2 и 3 суммпруемых чисел дешифраторы 4 и 5 нуля этих счетчиков выдадут п,азреша!ощпе сигналы, схе |ы

«И» 6 и 7 откроются и последоватсльнос|ь импульсов поступит ня вычитающие сче-,чн3о кп 2 и 3. Одновременно с дешифраторов 4 и

30

Предмет изобретения

Составитель В. Пахунов

Тех сед нЧ, Богаз!!Ова

Редак-.ор А. Батыгии

1;орректор P. Юсипова

Заказ 1510)2 Изд. № 530 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб., д. 4 5

Типография, пр. Сапунова, 2

5 нуля поступят сиг33ялы пя с ему 8 переключения.

Схема 8 переключения работает таки .. образом, что при наличии двух сигналов па ее

Входах oHQ Выдает сигнал разрешения 1!я схему «И» 9, а при наличии одного сигналя на схему «И» 10. При открывании схемы «И»

9 последовательность импульсов поступясг ня счетный вход второго разряда суммиру:ощего счетчика 11. Таким образом, число импультов, поступающее со схемы «И» 9, умножается в суммирующем счетчике 11 на два.

После того, как меньшее из чисел, записанное в один из вычитающих счетчиков 2 илн 3, спишется до нуля, дешифратор 4 или 5 пуля этого счетчика выдаст запрещающий сигнал на схему «И» б или 7, связанную с этим дешифратором нуля. Одновременно Ila входе схемы 8 переключения появится только олин .сигнал; схема 9 закроется, а схема «И» 10— откроется. Последовательность импульсов через схему 10 поступи", на счетный вход млад-шего разряда суммирующего счетчика 11.

Так как импульсы при открытых схемах

«И» б. и 7 подавались па оба вычитающих счетчика 2 и 3, после вычитания меньшего числа в счетчике 2 или 3, содержащем большее число, останется разность суммируемых чисел. Последовательность импульсов будет поступать на счетный вход младшего разряда суммирующего счетчика 1! до тех пор, пока эта разность пе спишется до нуля.

Дешифратор 4 или 5 нуля вычитalolllel счетчика 2 илн 3, в который было записано большее число, выдаст запрещающий сигнал на схему «И» б или 7 и через схему 8 персключения — па схему «И» 10. Б суммирующем счетчике 11 зафиксирустся сум»а двух чисел.

Предлагаемое устройство может служить для суммирования трех чисел. Третье число может вводится в суммирующий счегчик 11 в виде начальной установки параллельного кода этого числа (на чертеже шины установки кода третьего числа Ile показапы).

Устройство для сложения двоичных чисел, содержащее первый, второй и третий c lel»»ки, три схемы «И», подключенные и счегнь3м входам младших разрядов как«дога счетчика

cooTl30TcTI3pIIIIo, и генератор импульсов, выход которого соединен с первыми входами схем

«И», отл ич а ю шее с"-. тем, что, с целью повышения быстродействия устройства, в него введены дешифраторы пуля, схе.,Ia переклю-reIII»I и дополнительная схема «И», причем входы первого и второго дешифраторов нуля подсоединены к выходам соответственно пер10 ваго и второго счетчиков, а выходы — соответственно к вторым входам первой и второй схем «И» и к первому и второму входу схемы переключения, первый и второй выходы которой подключены ко вторым входам третьей

l5 и дополнительной схем «И» соответственно, причем выход дополнительной схемы «И» соединен со счетным входом следующего после младшего разряда третьего счетчика, а первый вход ee — с генератором импульсов.

Патент ссср 416690 Патент ссср 416690 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх