Патент ссср 416691

 

4l669l

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 29.02.72 (21) 1753979(18-24 с присоединением заявки № (32) Приоритет

Опубликовано 25.02.74. Бюллетень ¹ 7

Дата опубликования описания 13.12.74 (5l ) М. Кл. G 06f 7(385

Государственный комитет

Совета Министров СССР по делам изооретений и открытий (53) УДК 681.325.5 (088.8) (72) Авторы изобретения

В. Н. Газиян и С. О. Мкртчян (71) Заявитель (.4) ТРОИЧНЫЙ КОМБИНАЦИОННЬ1Й СУММАТОР

Изобретение относится к вычислительной технике.

Известен троичный комбинационный сумматор, построенный на пороговых элементах.

Однако известный сумматор имеет сложную схему.

Целью изобретения является упрощение схемы сумматора.

Для этого первый пороговый элемент имеет порог -+3 и пять входов с весами +2, +1, +1, +2, +1, второй пороговый элемент имеет порог +5 и шесть входов с весами +2, +1, +1, +2, +1, +3, третий пороговый элемент имеет порог +б и семь входов с весами -+2, +1, +1, +2, +1, +3, +2, причем первые входы всех пороговых элементов подключены к шине старшего члена разряда первого слагаемого, вторые входы всех пороговых элементов подключены к шине младшего члена разряда первого слагаемого, третьи входы всех пороговых элементов подключены к шине младшего члена разряда второго слагаемого, четвертые входы всех пороговых элементов подключены к шине старшего члена разряда второго слагаемого, пятые входы пороговых элементов подключены к шине переноса из предыдущего разряда сумматора, шестые входы второго и третьего пороговых элементов подключены к инверсному выходу первого

5 порогового элемента, седьмой вход третьего порогового элемента подключен к инверсному входу второго порогового элемента.

На чертеже приведена логическая схема троичного комбинационного сумматора.

10 Схема построена на трех пороговых элементах 1,2, 3.

Входами тропчного комбинационного сумматора служат хР, х;1, уР, у-, С вЂ” ь где х- — старший член i-ro разряда первого

15 слагаемого, х„1 — младший член i-го разряда первого слагаемого, у- — старший член i-го разряда второго слагаемого, 20 у;1 — младший член i-ro разряда второго слагаемого, С;, — перенос из предыдущего разряда сумматора.

Цифры троичной системы закодированы со25 гласно табл. 1.

416691

Таблииа 1

Младший член Z

Старший! член 2

Троичнаи цифра

Работа трои !ного сумматора описывается табл, 2.

Таблица 2

С!

Х! Yt

Яэ

0

0

1

2

1 1

0 2

2 0

0 0

1 1

0

2

212

021

011

0

2

Пороговый элемент ПЭI имеет порог +3 и пять входов с весами +2, +1, +I, +2, +1.

Пороговый элемент ПЭ2 имеет порог +5 и эпесть входов с весами +2, +1, +I, +2, +1, +3. Пороговый элемент ПЭЗ имеет порог +6 и семь входов с весами +2, +I, +1, +2, +I, +3, +2.

С прямого выхода порогового элемента

ПЭI снимается перенос С! в следующий разряд сумматора, с прямого выхода порогового элемента ПЭ2 снимается старший член разряда троичной суммы $э, а с прямого выхода порогового элемента ПЭЗ снимается младший член разряда троичной суммы Sii.

Первые входы всех пороговых элементов соединены вместе и подключены к шине х--, вторые входы всех пороговых элементов подключены к шине х;!, третьи входы всех пороговых элементов подключены к шине уэ, четвертые входы всех пороговых элементов подключены к шине уэ, пятые входы всех пороговых элементов подключены к шине

С! ь кроме того, шестые входы второго и третьего пороговых элементов подключены к инвсрсному выходу порогового элемента

ПЭI, а седьмой вход порогового элемента ПЭЗ подключен к инверсному выходу порогового элемента ПЭ2.

Рассмотрим работу схемы на примерах, принимая за логическую «1» высокий уровень потенциала, а за логический «О» — низкий уровень, Пусть х; =- О, g! — — 2, С! >-— — О. Согласно табл. 1 это означает, что хэе=О, xi!=-О, g = 1, у!э = О и C; — — О. Из табл. 2 находю!, что искомый результат S, == 2, C! — — О, т. с.

$„ -= 1, $!э = — О и С! = О.

В схеме сумматора высокий потенциал есть только на шине gP, поэтому пороговый элемент ПЭI не возбужден, т. е. C! — — О. В пороговом элементе ПЭ2 возбуждены четвертый и шестой входы (инверсный выход порогового элемента ПЭ I возбужден) .

Поскольку сумма весов этих входов равна порогу элемента, пороговый элемент ПЭ2 возбуждается, следовательно $! = 1, В пороговом элементе ПЭЗ также возбуждены четвертый и шестой входы, но сумма весов этих входов +5 меньше его порога +6, поэтому пороговьш элемент ПЭЗ не возбуэкдается и

S!! =.О.

Пусть теперь х; = 1, у; =2, C;, = 1. Это значит, tto хэ =О, хэ = — 1, у!>=1, gi = О.

B этом случае пороговый элемент ПЭI возбуждается, так как в нем возбуждены второй, четвертый и пятый входы, сумма весов которых равна +4. В пороговом элементе ПЭ2 возбуждены те же входы, но в этом случае сумма весов меньше порога +5, поэтому

S;< == О, и инверсный выход $э- возбужден.

В пороговом элементе ПЭЗ возбуждены второй, четвертый, пятый и седьмой входы. Сумма весов этих входов равна +6, поэтому пороговый элемент ПЭЗ возбуэкдается, и Sii = 1.

Таким образом, получили St= 1, C! — — 1, что соответствует результату из табл. 2.

Предмет изобретения

Троичный комбинационный сумматор, содержащий пороговые элементы, о т л и ч а юшийся тем, что, с целью упрощения схемы, первый пороговый элемент имеет порог -!;3 и пять входов с весами +2, +1, +1, +2, +1, второй пороговый элемент имеет порог +5 и шесть входов с весами +2, +1, +1, +2, - 1, +3, третий пороговый элемент имеет порог

+6 и семь входов с весами +2, +1, +1, +2, +1, +3, +2, причем первые входы всех пороговых элементов подключены к шине старшего члена разряда первого слагаемого, вторыс в;оды всех пороговых элементов подключены к и!ине младшего члена разряда первого слагаемог!э, третьи входы всех пороговых элементов подкл!очесы к шине младшего члсна разряда второго слагаемого, четвертые входы всех пороговых элементов подключены к шине старшего члена разряда второго слагаемого, пятые входы пороговых элементов подключены к шине переноса из предыдущего разряда сумматора, шестые входы второго и третьего пороговых элементов подключены к инверсному выходу первого порогового элсмен;а, седьмой вход третьего порогового элемента подключен к инверсному входу B toporo порогового элемента.

416691

Составитель И. Долгушева

Редактор А. Зиньковский Техред Л. Богданова Корректор Н. Лебедева

Заказ 1519/2 Изд. № 514 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушскзя наб., д. 4, 5

Типография, пр. Сапунова, 2

Патент ссср 416691 Патент ссср 416691 Патент ссср 416691 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх