Накопительный десятичный сумматор
ОПИСАНИЕ
ИЗОБРЕ ТЕНИ Я
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
27267!
Свата Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 04.Х1.1968 (№ 1280871/18-24) с присоединением заявки №
Приоритет
Опубликовано ОЗХ1.1970. Бюллетень № 19
Дата опубликования описания 16.IX.1970
Кл. 42m3, 7/50
МПК О 06f 7/50
УДК 681.325.54(088.8) йомитет оо делам иаобретеиий и открытий ори Совете Министров
СССР
Авторы изобретения, С. М. Голик и Ю. Т. Чигирин
Заявитель
НАКОПИТЕЛЬНЫЙ ДЕСЯТИЧНЫЙ СУММАТОР
Предложенное устройство относится к области вычислительной техники и предназначено для суммирования чисел в десятичном коде.
Известен накопительный десятичный сумматор, содержащий преобразователь фазового представления кода в число импульсов, фазоимпульсныи элемент памяти с элементами
«ИЛИ» и цепь формирования импульса переноса, содержащую триггер с раздельными входами и элемент «И».
Однако в таком сумматоре исключение ошибки при суммировании чисел и переноса достигается за счет разнесения во времени импульса пачки и импульса переноса, что уменьшает быстродействие сумматора.
Предложенное устройство отличается тем, что в нем цепь формирования импульса переноса содержит триггер со счетным входом и элемент «И», причем счетный вход триггера соединен с выходом фазоимпульсного элемента памяти, выход триггера соединен с одним из входов элемента «И», с другим входом которого соединена шина импульсов опроса.
Это позволяет повысить быстродействие сумматора за счет того, что импульс переноса выдается в момент опросного импульса.
На фиг. 1 показана схема сумматора; на фиг. 2 — временные диаграммы его работы.
Сумматор содержит преобразователь 1 фазового представления кода в число импульсов, фазоимпульсный элемент памяти 2 с элементами «ИЛИ» 8 и 4.
Преобразователь 1 содержит триггер 5 и элемент «И» б. На шину 7 подаются опорные
5 нулевые импульсы, на шину 8 — импульсы числа В, на шину 9 — тактовые импульсы Т>, на шину 10 — команда сложения, на шину
11 — тактовые импульсы Т,, на шину 12 — перенос из предыдущего разряда, на шину И—
I0 импульсы числа А. Цепь формирования импульса переноса содержит триггер 14 со счетным входом, элемент «И» 15, шину импульсов опроса 1б, шину импульсов установки «О» 17, выход переноса 18.
15 Устройство работает следующим образом.
На вход триггера 5 по шине 8 пост пают импульсы с фазой числа В (0(B(9), на шину 7 — опорные нулевые импульсы. Таким образом, на левом входе элемента «И» б циф20 ра представлена длительностью импульса.
При наличии стробимпульса (команда сложения) на шине 10 с выхода элемента «И» б выдаются импульсы (тактовой частоты Т ), число которых соответствует длительности им25 пульса на левом входе элемента «И» б, и поступают через элемент «ИЛИ» 4 на счетный вход элемента памяти 2. С выхода элемента памяти 2 импульсы поступают на счетный вход триггера 14. Триггер 14 служит для ана30 лиза наличия переноса. Он устанавливается
3 в нулевое состояние импульсами по шине 17, частота которых в два раза меньше частоты нулевых опорных импульсов.
Если А+В(10, то в течение интервала времени от момента установки триггера 14 в «О» до опорного нулевого импульса один импульс с выхода элемента памяти 2 поступает на счетный вход триггера 14. Триггер 14 устанавливается в единичное состояние и выдает запрещающий потенциал, поступающий с выхода триггера на вход элемента «И» 15. На второй вход элемента «И» 15 по шине 1б поступает импульс опроса с частотой, в два раза меньшей частоты нулевых опорных импульсов, сдвинутый на полпериода счетных тактовых импульсов относительно нулевой опорной частоты. В этом случае на выходе 18 элемента «И» 15 импульс переноса отсутствует.
Если AI+B)10, то в течение интервала времени от момента установки триггера 14 в нулевое состояние до опорного нулевого импульса С выхода элемента памяти поступают на счетный вход триггера 14 два импульса.
272671
Первый импульс устанавливает триггер 14 в единичное состояние, а второй возвращает его в нулевое состояние. С выхода триггера 14 выдается разрешающий потенциал, поступаю5 щий на вход элемента «И» 15. При поступлении импульса опроса по шине 1б на выходе 18 элемента «И» 15 появляется импульс переноса.
Предмет изобретения
Накопительный десятичный сумматор, содержащий преобразователь фазового представления кода в число импульсов, фазоимпульсный элемент памяти с элементами
15 «ИЛИ» и цепь формирования импульса переноса, отличающийся тем, что, с целью повышения быстродействия, цепь формирования импульса переноса содержит триггер со счетным входом и элемент «И», причем счетный вход
20 триггера соединен с выходом фазоимпульсного элемента памяти, выход триггера соединен с одним из входов элемента «И», с другим входом которого соединена шина импульсов опроса.
272671
4
1Â
12 в
Фиг. 1 7
Ввтьзчзг ввтевлзг Ю! ®
1З/Д! б
5 5
В18), Виеео елемеюло 2 биеоо лраггера б
8orroo глемемл а б
/7ерглос 1 0
Виго/ елемемоаа 3
Веа оо л риггера )Ч
1В
Фа г 2
Составитель В. В. Игнатущенко
Редактор Л. А. Утехина Техред Л. В. Куклина Корректор Н. С. Сударенкова
Заказ 2243/1 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4;5
Типография, пр. Сапунова, 2


