Одноразрядный двоичный сумл1атор

 

ОТГИ-С А- Я И Е

ИЗОБРЕТЕНИЯ

255358

Союз саеетскиь

Сациалистическиь

Реслуалиь

Зависимое от авт. свидетельства №

Заявлено 04.VI1.1968 (№ 1254193/18-24) с присоединением заявки ¹

Приоритет

Опубликовано 28.Х.1969. Бюллетень № 33

Дата опубликования описания 16.III.1970

Ь;л. 21а>, 36/20

42тпз, 7/50

МП1 Н 03k

G 06I

УДК 681.325.54(088.8) Номитет ао делам изаоретениЯ и открытий ори Совете Министрав

СССР

Автор изобретения

А. А. Трусилов

Заявитель

ОДНОРАЗРЯДНЫЙ ДВОИЧНЫЙ СУММАТОР

Предлагаемый одноразрядный двоичный сумматор предназначен для использования в вычислительной технике.

Одноразрядные двоичные сумматоры, содержащие переключатели тока, известны.

Предложенный одноразрядный двоичный сумматор отличается от известны.; тем, что базы транзисторов в цепях связи переключателей тока подключены к их эмиттерным выходам, являющимся выходами значения переноса, а коллекторы этих же транзисторов объединены в один выход, явля10щийся выходом значения результата суммирования.

Это отличие позволяет упростить схему сумматора.

Принципиальная схема одноразрядного двоичного сумматора приведена на чертеже.

Переключатели тока выполнены на транзисторах 1 и 2 (управляющие транзисторы), базы которых являются входами А и В схемы, а эмиттеры — выходами значения переноса Qt и Q> в соседний старший разряд.

Коллекторы управляемых транзисторов 8 и 4 объединены и с.чужат выходом результата суммирования Р.

Если на входы А и В приходят два одинаковых по уровшо входных сигнала, то управляющие транзисторы 1 и 2 будут открыты, а управляемые транзисторы 8 и 4 заперты падениями напряжения на эмпттерно-базовых переходах управляющих транзисторов 1 и 2.

При разны.: уровнях сигналов на входах Л и В схемы один из управляющих транзисторов 1 или 2 будет открыт, и на выходе результата суммирования Р появится высокий уровень. На эмиттерных выходах переключателей тока, являющихся выходами значения переноса Qt и Q, уровни сигналов будут также низкими, если уровень хотя бы одного из сигналов — низкий, и высокими, если уровни входных сигналов будут одновременно высо15 кими.

Предмет изобретения

Одноразрядный двоичньш сумматор, содер20 жащий переключатели тока, от.тичающийся тем, что, с целью упрощения, базы транзисторов в цепях связи переключателей тока подключены к их эмиттерным выходам, являющимся выходами значения переноса, а кол25 лекторы этих же транзисторов объединены в один выход, являющийся выходом значения результата суммирования.

255358

Составитель Д. Гречинский

Текред Т. П. Курилко 1(орректор P. И. Крючкова

Редактор Б. Нанкина

Типография, пр. Сапунова, 2

Заказ 506/9 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва 71(-35, Раушская наб., д. 4 5

Одноразрядный двоичный сумл1атор Одноразрядный двоичный сумл1атор 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх