Патент ссср 262956

Авторы патента:


 

262956

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союа Советских

Социалистических

Респуолик

Зависимое от авт. свидетельства №

Заявлено 13.1.1969 (М 1297666/18-24) с присоединением заявки №

Приоритет

Опубликовано 4.11.1970. Бюллетень № 7

Дата опубликования описания 28.V.1970

Кл. 21а, 36/18

МПК Н 03k

УДК 681.327.67(088.8) комитет па делам изобретений и открытий при Совете Министров

СССР

Автор изобретения

В. К. Камотесов

Заявитель

ТРИГГЕР

Изобретение относится к полупроводниковым микроэлектронным элементам вычислительной техники, может быть применено в схемах приема, запоминания, преобразования и передачи информации.

Существует проблема создания тпиггера на основе транзисторно-транзисторной логики, экономичного по потребляемой мощности, по количеству компонентов,,весу и габаритам.

Известны триггеры на основе типового элемента транзисторно-транзисторной логики. Некоторые из .них избыточны по количеств компонентов, имеют сложные схемы чправления, потреблятот болып ю мощность. Так, напоимер, триггер фирмы Fairchiid (элемент 9001) содержит свыше 30 транзисторов. Другие триггеры имеют в качестве запоминающего элемента (накопителя) HpTHIIQBbIp компоненты, усложняющие технологию их изготовления. Например, в качестве запоминающего элемента др гого триггера фирмы Fairchiid (элемент 9000) сллкит конденсатор.

В тпиггепах Фирмы Svirania (элементы

SF = 50. SF = 60) в качестве запоминатоп|егэ элемента использиотся специальные диоды.

Таким образом, все с чцествующие триггеры имеют или сложнчю схему или разнородные компоненты (конденсаторы, диоды, транзисторы и резисторы). Это привочит или к усложненито технологии или к увеличению числа 30 а компонентов, потребляемой мощности, веса, габаритов и т. д.

Предлагаемый триггер отличается тем, что, с целью уменьшения типов и количества входящих в него компонентов (транзисторов, резисторов и т. п.), потребляемой мощности, веса и габаритов, каждая из двух логических схем транзисторно-транзисторной логики, охваченньтх обратной связью, управляется схемой, состоящей из двух транзисторов, которые включены таким образом, что коллектор первого транзистора соединен с эмиттерным входом первой логической схемы, база и эмиттер — соответственно с коллектором и эмнттером второго многоэмиттерного транзистора. Точка соединения базы и коллектора обоих транзисторов подключена через резистор к выходу второй логической схемы, база второго многоэмиттерного транзистора через один резистор соединена с источником коллекторного питания, а через другой — к источнику эмиттерного питания. Точка обьединения двух попарно соединенных эмиттеров в схеме является счетным входом, эмиттерные входы второго транзистора являются группами входов триггера.

На чертеже изображена принципиальная схема триггера.

Допустим. что триггер находится в состоянии, когда на его выходе т имеется высокий

262956

Предмет изобретения

Составитель Гордонова

Редактор Б. Б. Федотов Техред А. А. Камышникова Корректор С. А. Кузовенкова

Заказ 1305!18 Тираж 500 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва K-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 потенциал (— + 3 в), на выходе 2 — низкий (+0,1 в), на выходах первой логической схемы и на счетном входе — высокий потенциал, на второй логической схеме низкий. Тогда по цепям обратной связи на первую логическую схему через резистор 8 и на вторую через резистор 4 соответственно подаются разрешающий высокий потенциал и запрещающий низкий потенциал. При подаче с выхода второй логической схемы на счетный вход 5 отрицательного перепада потенциалов (от +3 до+ 0,1 в) на коллекторе транзистора б в результате неодновременного включения транзисторов 7 и б сначала открывается транзистор б, так как на его базу через резистор 8 подается отпирающий потенциал обратной связи. Транзистор 7 открывается позже, когда уровень перепада на его эмиттере достигает порога, что определяется делителем напряжения (резисторы 8 и 9) ..В момент включения транзистора 7 транзистор б закрывается, так как его переход эмиттер база шунтируется открытым транзистором 7.

Отрицательный импульс, формируемый на коллекторе транзистора б, опрокидывает триггер в противоположное состояние. После окончания сигнала на счетном входе 5 и изменения сигналов на входах логических схем триггер готов к следующему циклу работы.

Триггер, содержащий две типовые логичеI0 ские схемы «И — НЕ», отличающийся тем, что, с целью повышения надежности, на входе каждой типо вой логической схемы включены два транзистора, один из которых многоэмиттерный, причем коллектор первого транзисто15 ра соединен с эмиттерным входом первой логической схемы, база и эмиттер — соответственно с коллектором и эмиттером,второго многоэмиттерного транзистора, точка соединения базы и коллектора обоих транзисторов

20 через резистор подключена к выходу второй логической схемы, база второго многоэмиттерного транзистора через один резистор подключена к источнику коллекторного питания, а через другой — к источнику эмиттерного

25 питания.

Патент ссср 262956 Патент ссср 262956 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх