Патент ссср 242964

Авторы патента:


 

О П И С А Н И Е 242964

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сова Советскик

Социалистическик

Республик

Зависимое от авт. свидетельства №

Заявлено 06.Х11.1966 (№ 1117511/18-24) с присоединением заявки №

Приоритет

Опубликовано 05 V.1969. Бюллетень ¹ 16

Дата опубликования описания 17.IX.1969

Кл. 21ат, 36/18

МПК Н 03k

УДК 621.374.3 (088.8) Комитет по делам иаобретвниЯ и открытиЯ при Совете Министров

СССР

В. И. Васильченко

Автор изобретения

Заявитель

ТРИГГЕР

Устройство относится к элементам вычислительной техники и средств автоматики.

Триггеры, состоящие из двух насыщенных инверторов на транзисторах, известны, Однако известные схемы триггеров, используемые в схемах коммутации, относительно сложны.

Предложенный триггер отличается от известных тем, что в нем коллектор одного транзистора непосредственно связан с базой второго, а коллектор второго транзистора связан 10 с базой первого через резистивный делитель, а также последовательную цепочку, состоящую из резистора и конденсатора, причем точка соединения резистора и конденсатора подключена к клемме счетного входа триггера, а 15 делитель в цепи коллектора первого транзистора соединен с клеммой установки нуля. Это упрощает схему триггера.

Принципиальная схема триггера приведена на чертеже. 20

Первый инвертор состоит из маломощного транзистора 1 с коллекторной нагрузкой на резисторах 2 и 8, второй инвертор — из мощного транзистора 4 с коллекторной нагрузкой

5. Выход второго инвертора связан со входом первого через делитель на резисторах б и 7, а также с помощью цепочки из резистора 8 и конденсатор а 9. Клемм а 10 — установочный и счетный вход триггера, клемма 11 — вход гашения, клемма 12 — выход схемы. 30

Состояние триггера, при котором транзистор 4 насыщен, а транзистор 1 закрыт, принимаем за «1», противоположное состояние— за «0».

Запуск триггера по установочным входам осуществляется импульсами положительной полярности. При установке триггера в состояние «О» импульс подается на клемму 11, при установке в состояние «1» — на клемму 10.

Во время действия импульса установки триггера в «О» ранее насыщенный транзистор 4 обесточивается по базовой цепи. Отрицательный потенциал коллектора запирающегося транзистора 4 формируется по мере заряда конденсатора 9 от источника Е„через резисторы 5 и 8. Ток заряда конденсатора 9 и ток через резистор б отпирают транзистор 1 по базовой цепи. Коллекторный ток транзистора 1 способствует дальнейшему выключению транзистора 4. Происходит лавинообразный переход триггера в нулевое состояние, при котором транзистор 4 сохраняет закрытое состояние, а транзистор 1 — насыщенное, После заряда конденсатора 9 открытое состояние транзистора 1 поддерживается за счет базового тока, протекающего к источнику Е„через резисторы 5 и б.

При установке триггера в состояние «1» импульс запуска положительной амплитуды прикладывается к клемме 10, транзистор 1 вы242964

Составитель Д. А. кречинский

Редактор Я. А. Утехина Техред А. А. Камышникова Корректор А. Б, родионова

Заказ 2291/11 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

3 ключается током разряда конденсатора 9, транзистор 4 включается током через резисторы 2 и 8, который по мере запирания тра нзистора 1 увеличивается. Связь коллектора трачзистора 4 с базой транзистора 1 способствует регенеративному переходу в единичное состояние триггера. При запуске триггера по счетному входу через схему запуска клемма 10 подключается к источнику напряжения, равноЕ» го . Если триггер был в состоянии «0», кон2 денсатор 9 разряжается, запирает транзистор

1 и переводит триггер в единичное состояние.

При очередном запуске по счетному входу (клемме 10) конденсатор 9 заряжается до наЕ„ пряжения, отпирает транзистор 1 и пере2 водит триггер в нулевое состояние. Предложенная схема триггера может быть применена в схемах кнопочного управления узлами автоматики.

Предмет изобретения

Триггер, состоящий из двух насыщенных инверторов на транзисторах, отличающийся тем, что, с целью упрощения, коллектор одного транзистора непосредственно связан с базой

10 второго, а коллектор второго транзистора связан с базой первого через резистивный делитель, а также последовательную цепочку, состоящую из резистора и конденсатора, причем точка соединения резистора и конденсатора

15 подключена к клемме счетного входа триггера, а делитель в цепи коллектора первого транзистора соединен с клеммой установки нуля.

Патент ссср 242964 Патент ссср 242964 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх