Патент ссср 254564

Авторы патента:


 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союа Сооетскик социалистических

Республик

)9 тут

БййЛ1 СТЕ1 Л

Зависимое от авт, свидетельства №

Заявлено 28.V11.1967 (№ 1175701/18-24) Кл. 21ат, 36/18 с присоединением заявки ¹

МПК Н 03k

УДК 621.374.3 (088.8) Приоритет

Опубликовано 17.Х.1969, Бюллетень ¹ 32

Дата опубликования описания 9.111.1970

Ковтитет по 11епем изобретений и открытий при Совете Министров

СССР

Авторы изобретения

Б. В. Кузнецов и Ю. А. Уральский

Заявитель

ТРИГГЕР

Изобретение относится к элементам цифровых вычислительных машин и систем автоматики.

Известны триггеры, содержащие входные диодные логические схемы «И — ИЛИ», основные и дополительные транзисторы в цепях связи, включенные по схеме эмиттерного повторителя.

Недостаток известных триггеров состоит в том, что транзисторы эмиттерных повторителей не осуществляют коммутацию напряжения питания входных логических схем, ITo приводит к увеличению мощности рассеяния.

В предложенном триггере коллектор каждого основного транзистора соединен с базой дополнительного транзистора, эмиттер которого через резистор диодной входной логической схемы «И — ИЛИ» соединен с общей точкой диодов входной логической схемы «И—

ИЛИ» противоположного плеча триггера.

Это позволяет уменьшить мощность рассеяния предложенной схемы.

На чертеже приведена схема предложенного триггера.

Он состоит из входных диодных логических схем «И вЂ” ИЛИ» на диодах 1, 2 и резисторах 8, основных транзисторов 4, 5 и дополнительных транзисторов б, 7 в цепи ооратной связи. В схеме триггера имеются входы 8, 9, 10, 11 и выходы 12, 13.

При поступлении на вход 8 низкого уровня напряжения и наличии на входе 10 высокого уровня напряжения транзистор 4 левого плеча триггера закрывается, и на базу тран5 зистора 7 правого плеча поступает напряжение высокого уровня.

При этом транзистор 5 открывается, закрывая транзистор б ц отключая входную диодпую логическую схему левого плеча триггера

10 от шипы источника питания.

При другом наооре входных сигналов (высокий уровень напряжения на входе 8 и низкий уровень напряжения на входе 10) откроются транзисторы 4 и б и закроются транзи15 сторы 5 и 7, т. е. от шины источника питания отключится входная логическая схема правого плеча триггера.

Таким образом, в данном триггере ток от источника питания в статическом режиме по20 требляется только одной из входных логических схем.

Нагрузка на выходы 12, 13 триггера практически создается только внешними схемамп, так как базовый ток транзисторов б или 7

25 меньше эмиттерного в В„+1 раз, где В„ статический коэффициент усиления по току транзисторов б и 7. В противоположном логическом состоянии этот ток равен обратному току коллекторного перехода транзистора б

30 или 7.

254564

Предмет изобретения

77.

Составитель Ю. Н. Колотов

Тскред T. П. Курилко

Редактор Андреева

Корректор Л. В. Анисимова

Заказ 415/3 Тираж 480 11отпнс о °

ЦНИИПИ Комитета по делам изобретений и открытий при Совете М.i )истров СССР

Москва Я(-35, Раушская наб., д. 475

Типография, пр, Сапунова, 2

Триггер, содержащий входные днодпые логические схемы «И — ИЛИ», основные и дополнительные транзисторы в цепях обратной связи, включенные по схеме эмиттерного повторителя, отличающийся тем, что, с целью уменьшения мощности рассеяния, коллектор каждого основного транзистора соединен с базой дополнительного транзистора, эмиттер которого через резистор диодной входной логической схемы «И — ИЛИ» соединен с общей

5 точкой диодов входной логической схемы

«И — ИЛИ» противоположного плеча триггера.

Патент ссср 254564 Патент ссср 254564 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх