Параллельный накапливающий сумматор со сквозным переносом на феррит-транзисторныхячейках

 

203320

Союз Советокиз

Социалистическиз

Республик

ЯЗ 1 ", ъ у

Зависимое от авт. свидетельства №

Заявлено 07.VI.1965 (№ 1011047/26-24) Кл. 42m, 14

21ат, 37/04 с присоединением заявки ¹

Приоритет

Опубликовано 28.1Х.1967. Бюллетень № 20

У.IIK G 06f

Н ОЗК

УДК 681.142.07-502 (088.8) Комитет по делам изобретений и открытий при Совете тйипистрсв

GCCP

Дата опубликования описания 14.XII.1967

Автор изобретения

Н. П. Васильев

3 аявитель

ПАРАЛЛЕЛЬНЫЙ НАКАП11ИВА1ОЩИЙ СУММАТОР

СО СКВОЗНЫМ ПЕРЕНОСОМ HA ФЕРРИТ-ТРАНЗИСТОРНЫХ

ЯЧЕЙКАХ

s = c(ah+ ab) + c(ah + ab).

Известны параллельные накапливающие сумматоры со сквозным переносом на ферриттранзисторных ячейках, содержащие триггеры, ячейки сквозного переноса и логические схемы обращения кода.

Предлагаемый сумматор отличается тем, что в нем выходы ячеек сквозного переноса каждого предыдущего разряда подключены «о входам схем обращения кода следующих разрядов, осуществляющих задержку поразрядных переносов.

Это позволяет сократить число элементов, повысить надежность устройства.

Функциональная схема m-го разряда сумматора приведена на чертеже.

Схема каждого разряда сумматора состоит из схемы «И» для обращения кода чисел, поступающих на вход сумматора (ячейки 1, 2, 8), триггера на ячейках 4, 5, б, 7 для образования поразрядной суммы по формуле:

Ячейки 4, 5 работают в режиме формирователей задержки (обрабатывают по заднему фронту входных сигналов), Здесь с — перенос из предыдущего разряда, а и b — цифры разрядов первого и второго слагаемых.

Кроме того, в состав каждого разряда сумматора входит ячейка сквозного переноса 8 для образования переноса в следующий старший разряд по формуле:

5 е = c(ah+ ah) + аЬ.

Сигнал сквозного переноса подается на клемму 9. С клеммы 10 сигнал сквозного переноса подается на старшие разряды. На

1О клемму 11 подается сигнал подмагничивания, Клемма 12 служит для установки на нуль сумматора. Клемма 18 является входом разряда. По клемме 14 производится установка в нуль схем обращения кода. На клемму 15 по15 дается сигнал считывания обратным кодом, а по клемме 1б — сигнал считывания прямым кодом.

Выход ячейки 10 заведен на вход схемы обращения кода соседнего старшего разряда, 20 где происходит задержка сигналов поразрядного переноса до завершения сквозного переноса.

По такту tп считываются схемы обращения кода для передачи на сумматор прямого или

25 обратного кода слагаемых, по такту t> формируются единицы сквозного переноса, по такту t> считываются прямым кодом схемы обращения кода, и на сумматоре устанавливается результат операции сложения двух

30 поступивших чисел.

203320

Предмет изобретения

Составитель А. А. Маслов

Редактор В. В. Сорокина Техред Л. Я. Бриккер Корректоры: Г. И. Плешакова и В. В. Крылова

Заказ 3849/12 Тираж 535 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, д. 2

Отличительной особенностью собственного сумматора Является то, что, с целью сокращения времени слоукенйя.и экономии оборудования, для выявления сквозного переноса феррит-транзисторная ячейка используется как схема логического умножения и как схема логического сложения. Вторая отличительная особенность сумматора в том, что, с целью экономии оборудования, для задержки единиц переноса, поступающих из младших разрядов сумматора в старшие, используются схемы обращения кода.

Сумматор может использоваться в арифметических устройствах ЦВМ.

Параллельный накапливающий сумматор со сквозным переносом на феррит-транзистор5 ных ячейках, содержащий триггеры, ячейки сквозного переноса и логические схемы обращения кода, отличающийся тем, что, с целью сокращения числа элементов и повышения надежности, в нем выходы ячеек сквозного nelo реноса каждого предыдущего разряда подключены ко входам схем обращения кода следующих разрядов, осуществляющих задержку поразрядных переносов.

Параллельный накапливающий сумматор со сквозным переносом на феррит-транзисторныхячейках Параллельный накапливающий сумматор со сквозным переносом на феррит-транзисторныхячейках 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх