Патент ссср 194417

 

СПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сова Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Заявлено 09. f f f.1966 (¹ 1060862 j26-24) Ул. 42m, 14 с присоединением заявки ¹ йПК Ст 06f

УДК 681.141.38(088.8) Приоритет

Опубликовано ЗОЛ11.1967. Бюллетень ¹ 8

Комитет по делам изобретений и открытий при Совете Министров

СССР

ПОЛНЫЙ ДВОИЧНЬ! Й CiYMMATOP пределятощая обмотка 15. Обмотки 18 н 14 имеют 1 — 4 витка, распределяющие обмотки ——

40 — 60 витков.

Для устранения размагничивающих токов при записи информации в цепях установлены развязывающие диоды 1б.

В схеме используется кодирование с активным нулем.

Пряътые н инверсные значения первого слагаемого подаются соответственно на клеммы

17 н (8. Прямые и инверсные значения второго слагаемого подаются соответственно на клеммы 19 и 20. На клеммы 21 и 22 подаются первый и второй сигналы установки, на клемму 28 — сигнал считывания суммы.

11рямое значение суммы снимается с клеммы 24, инверсное значение суммы — с клеммы

25. С клемм 26 и 27 снимаются прямое и инверсное значения переноса в следующий

20 (старший) разряд.

Работа устройства описывается следующими уравнениями:

S = abc, abc i7 abc y/ аbc (2), Р = abc,/ abc / abc / асс, (4)

30 где 5 — сумма, P — перенос в старший разряд, а — первое слагаемое, b — второе слаИзвестны полные двоичные сумматоры на магнитных токовых переключателях.

Предложенный сумматор содержит сдвоенный магнитный токовый переключатель и одноразрядный регистр суммы и отличается от известных тем, что обмотки записи сдвоен ного переключателя подключены к источникам прямых и инвертированных сигналов слагаемых, а входы переноса и его инверсии через распределяющие обмотки переключателя присоединены к обмоткам записи регистра суммы и выходу переноса в следующий разряд.

Это упрощает схему и повышает быстродействие устройства, На чертеже показана схема сумматора.

Вертикальными линиями обозначены сердечники, горизонтальными — шины, наклонными — обмотки.

Сердечники 1, 2, 8, и 4 и соответственно 5, б, 7 и 8 с расположенными на них обмотками составляют две половины сдвоенного переключателя, На вход первой половины пере-ключателя (клемма 9) подается прямой сигнал переноса из предыдущего разряда; на вход второй половины переключателя (клемма 10) подается инверсный сигнал переноса из предыдущего разряда, Сердечники 11 и 12 образуют одноразрядный регистр суммы.

На каждом сердечнике расположены обмотки начальной установки 18, записи 14 и расS = abc V abc . abc",abc

Р = abc „ abc 1 аЬс v abc

194417

Предмет изобретения

2б 1

Составитель Л. А. Маслов

Техред Т. П. Курилко

Корректоры; Е. Ф. Полионова и Г. И. Плешакова

Редактор Л. A. Утехина

Заказ 1476,9 Тираж 535 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. С рова, д. 4

Тннографпл, пр. Сапунова, 2 гаемое, с — перенос из предыдущего разряда.

Черта над буквой обозначает инверсию соответствующей логической переменной.

Работа сумматора происходит в три такта.

В первый такт производится запись слагаемых а и b (клеммы 17 — 20). Во второй такт на клеммы 9 и 10 проходит сигнал переноса с из предыдущего разряда и его инверсия с.

Сигнал переноса со входа через одну из распределяющих обмоток сдвоенного переключателя (обмотки 15 сердечников 1 — 8), выбор которой определяется значениями слагаемых, записанных в предыдущем такте, поступает на одну из выходных клемм (2б, 27).

При этом реализуются зависимости (4) и (3).

Сигнал переноса P или Р, проходя йа выходные клеммы 2б, 27 через обмотки записи 14 сердечников 11 и 12 регистра суммы, производит запись суммы на регистр в соответствии с уравнениями (1), (2).

Считывание суммы с регистра производится в третий такт, в этот же момент может быть подан первь1й сигнал установки, подготавлпвающнй сдвоенный переключатель к следующем у та кту р а боты.

Второй сигнал установки, подаваемый на

5 клеммы 22, может совпадать по времени с записью аргументов.

Полный двоичный сумматор на магнитных токовых переключателях, содержащий сдвоенный магнитный токовый переключатель и одноразрядный регистр суммы, отлича(ощийся

15 тем, что, с целью упрощения схемы и повышения быстродействия, обмотки записи сдвоенного переключателя подключены к источникам прямых и инвертированных сигналов слагаемых, а входы переноса и его инверсии через распределяющие обмотки переключателя присоединены к обмоткам записи регистра суммы н выходу переноса в следующий разряд.

Патент ссср 194417 Патент ссср 194417 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх