Аналого-дискретный cyjyimatop
296II4
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 24.1Х.1969 (№ 1365343/18-24) с присоединением заявки №
Приоритет
Опубликовано 12.11.1971. Бюллетень № 8
Дата опубликования описания 18.V.1971
МПК G 06g 7/14
Комитет по делам изобретений и открытий при Совете Министров
СССР
УДК 681.325.54(088.8) Авторы изобретения
Н. П. Базаров, А. И. Долгов, Л. М. Маркович, Ю. Г. Раутиан, А. М. Тищенко и М. Д. Штерк. ) „:; . :;„-:,.;.:!-: .,;.,:.1 :." .11а
Заявитель
Ь! ЬЛИОТЕКА
АНАЛОГО-ДИСКРЕТНЪ|Й СУгу|МАТОР
Предлагаемое изобретение относится к области вычислительной техники и может быть использовано при построении аналого-дискретных устройств.
Известен аналого-дискретный сумматор, Содержащий два сумматора аналоговых величин и пороговую схему. В нем выход первого сумматора аналоговых величин подключен к входу второго сумматора, выход которого, используемый как выход аналого-дискретного сумматора, подан на вход пороговой схемы, выход которой, в свою очередь, подключен к входу второго сумматора аналоговых величин.
Недостатком известного устройства является необходимость большого динамического диапазона первого сумматора аналоговых величин. Он должен быть рассчитан на неискаженное воспроизведение максимальной суммы входных величин.
Вследствие этого на практике приходится либо применять в первом сумматоре более высоковольтные приборы и соответствующие источники питания, либо снижать масштаб воспроизведения величин. Это приводит в первом случае к усложнению конструкции, а во втором — к неудовлетворительному использованию динамического диапазона сумматора, т. е. к сокращению числа квантованных уровней.
В предлагаемом аналого-дискретном сумматоре вход пороговой схемы подключен к выходу второго сумматора аналоговых величин, ее выход подан на входы первого и второго сумматора, а выход первого сумматора аналоговых величин использован в качестве выхода аналого-дискретного сумматора. С помощью цепи отрицательной обратной связи, возбуждаемой при больших значениях суммы входных величин, обеспечивается уменьшение результирующего сигнала на входе первого сумматора.
На чертеже представлена блок-схема предлагаемого аналого-дискретного сумматора.
Предлагаемое устройство содержит первый и второй сумматоры 1 и 2 аналоговых величин соответственно, входы 8 и 4 первого сумматора для подачи слагаемых, выход 5 первого сумматора аналоговых величин, являющийся выходом аналого-дискретного сумматора, дополнительные входы б и 7 первого и второго сумматоров аналоговых величин соответственно, выход 8 второго сумматора и пороговую схему 9.
Принцип работы сумматора удобнее пояснить применительно к аналого-дискретному сумматору напряжений с сумматорами аналоговых величин, выполненными в виде однокаскадных (ин верти рующих) усилителей с
30 коэффициентом усиления, равным единице.
296114
10
Использование ипвсртирующих усилп елей приводит к необходимости применешIH двух различных способов кодирования цифровой информации. Если U,„è UÄ,„„— границы допустимого диапазона изменения уровня кодирующего напряжения, то дискретному значению величины 1 соответствует уровень напряжения
Ы с/мип+Лс/ l при первом способе кодирования, Ui= U.„„; +ËU 1 при втором способе.
При использовании на входе аналого-дискретного сумматора одного способа кодирования информации па его выходе получается информация, закодированная другим способом.
Аналого-дискретный сумматор реализует получение результата с суммирования дискретных слагаемых (а)0 и b)0) по избранному модулю т, т. е. операцию с=а+Ь, если a+b(m
c=a+b — т, если a+b)m, или применительно к принятой аналоговой форме кодирования дискретных величин получение дискретного уровня выходного напряжения U. в соответствии с соотношениями: при первом способе кодирования информации на входе с/с = с/макс A U ° (и+ Ь ) > если (/макс — U (a+b))U»arrñ — AU m с= с/макс — ЛУ ° (и+Ь вЂ” m), если Умакс — ЛУ (a+b) (U, AU т, при втором способе кодирования информации на входе
Ur,= Urrrrrrr+AU (a+b) если Умкк+
+AU (a+b) (U„„+AU и
U,=U„„„+AU (a+b — m), если
Умк,+ЛУ (a+b)) U „„+AU m
Сумматор работает следующим образом.
В исходном состоянии выход пороговой схемы 9 не возбужден, и на входы б и 7 подается нулевой уровень напряжения. При подаче на входы 8 и 4 слагаемых а и b, закодированных дискретными уровнями напряжений
U„èH+ËU a и U» rï+ËU Ь соответственно, на выходе 5 сумматора 1 устанавливается уровень /м,к,— ЛУ а — ЛИ Ь=U„ra, — ЛУ (a+b).
15 г0
Это напряжение поступает на вход суммато. ра 2, и на его выходе 8 устанавливается уровень Ьм„к+Л(/ (a+b), поступающий, в свою очередь, на вход пороговой схемы 9. Пороговая схема настраивается таким образом, что ее вход возбуждается при достижении и превышении входным сигналом уровня Уср=
= U„„„„„„+AU. т. Нетрудно видеть, что если на выходе 5 сумматора 1 окажется уровень с/макс AU (a+b) ) (/макс то на выходе 8 сумматора 2 будет уровень
U„„„+AU (a+b) ((/„р. При этом выход пороговой схемы 9 не возбудится и на этом суммирование закончится. На выходе 5 сумматора сохранится уровень напряжения
Uc=Умак,— AU. (а+Ь). Если же на выходе 5 сумматора 1 окажется уровень Ум,кс— — ЛУ (а+Ь) (Умакс — ЛУ m, то это приведет к возбуждению выхода пороговой схе-мы 9, что, в свою очередь, приведет к появлению на входах б и 7 корректирующего уровня напряжения Urr,ðð — — ЛУ т. После этого (с учетом сигналов, воздействующих на входы 8, 4 и б) на выходе 5 сумматора 1 установится уровень напряжения (/макс A U (a+ b m) °
Все это приведет, однако, к изменению установившегося уровня сигнала на выходе 8 сумматора 2, так как изменение уровня напряжения, поступающего на вход сумматора 2 с выхода 5 сумматора 1, компенсируется изменением уровня напряжения на входе 7.
На этом суммирование заканчивается, и на входе 5 сумматора будет сохраняться уровень
Uc= г/макс ЛУ (a+b — m).
Предмет изобретения
Аналого-дискретный сумматор, содержащий два аналоговых сумматора и пороговый элемент, отличающийся тем, что, с целью расширения функциональных возможностей устройства и уменьшения количества оборудования, выход второго аналогового сумматора соединен с входом порогового элемента, выход порогового элемента соединен с входами первого и второго аналоговых сумматоров, а выход первого аналогового сумматора соединен с выходной шиной.
296114
Составитель Н. С. Попов
Редактор Е. В. Семанова Техред Е. Борисова Корректоры В Петрова и E. Ласточкина
Заказ 1250/7 Изд. № 556 Тираж 473 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СС(:P
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2


