Устройство для суммирования двух величин

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

34445I

Сова Соеетсни»

Социалистически»

Республии

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства М

Заявлено 13.Х.1969 (Ме 1365081/18-24) с присоединением заявки 1ч"

Приоритет

Опубликовано 07.VI1.1972. Бюллетень И 21

Дата опубликования описания 21 VII.1972

М. Кл. G 06g 7/14

Комитет и; д;лам иоабретений и открытий прн Сосете е»нннстрае

СССР

УДК 681.335.413 (088.8) Автор изобретения

А. T. Пешков

Белорусский государственный университет имени В. И. Ленина

Заявитель

УСТРОЙСТВО ДЛЯ СУММИРОВАНИЯ ДВУХ ВЕЛИЧИН

Изобретение относится к области вычислительной техники и представляет сумматор двух величин, каждая из которых представлена в виде аналоговой мантиссы (напряжение постоянного тока) и цифрового порядка (кода) .

Известны различные сумматоры, осуществляющие сложение величин, представленных в виде напряжения или кода. Кодовые сумматоры отличаотся высокой точностью, но они сравнигсльно сложны. Напротив, аналоговые суммирующие устройства, как правило, более просты по конструкции, но отличаются ограниченной точностью.

Предлагаемое устройство обеспечивает более точное суммирование, чем аналоговые сумматоры при более простом оборудовании.

Сумматор использует комбинированное представление величин, при котором каждой величине Х ставится в соответствие произведение двух множителей Х, и Кхц таким образом, что Х=Х»Кхц

Х вЂ” аналоговая часть изменяется в пределах от 1 макс до Где 1 макс — максимально

К допустимое напряжение для представления аналоговой части; в качестве основания представления К могут быть взяты 2, 8, 10 и т, и.;

Хц — цифровая часть выбирается в зависимости от требуемой точности данного аналогоцифрового представления информации.

На чертеже представлена принципиальная схема сумматора. На ней приняты следующие обозначения: 1 — цифровой вычитатель (устройство, определяющее с учетом знака разность между Х„и YÄ вЂ” цифровыми частями);

2 — первая группа ключей (К1, К2, К8, К4— ключи, осуществляющие коммутирование на10 пряжений аналоговых частей Х, и Ya); 8— первый регистр (регистр для фиксации меньшего по величине из Хц и Уц); 4 — вторая группа ключей (ключи Sl, S2, через которые осуществляется подача на регистр 3, меньшей

15 из величины Х„, Y„); 5 — операционный усилитель постоянного тока (УПТ); 0 — входной резистор УПТ; 7 — анализатор (устройство, фиксирующее выход напряжения с УПТ за пределы диапазона V „,—: — """); 8 — второй регистр (регистр для фиксации величины коррекции цифровой части суммы); 9 и 10 — цифровые управляемые сопротивления, 25 Устройство работает следующим образом.

В исходном состоянии в регистре 8 и регистре разности вычитателя записан ноль, в регистре 8 — единица.

Цифровые части слагаемых поступают на

ЗО цифровой вычитатель. Если XÄ)YÄ, то вычи344451

Предмет изобретения к„

Составитель Т. Озерова

Техред Т. Ускова

Редактор Е. Гончар

Корректор T. Гревцова

Заказ 2253/10 Изд. № 948 Тираж 406 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совеге Министр.>в СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 татель на своем выходе а вырабатывает сигнал, который, открывая ключ К1 и К4, разрешает поступление соответственно Х, на ЦУС

9 и У, на резистор б. Кроме того, этот сигнал разрешает поступление Уц на вычитатель 1.

В вычитателе фиксируется величина разности между Хц и У,„которая обуславливает величину сопротивления ЦУС 9. Приведение аналоговой части суммы в допустимые пределы и необходимая коррекция цифровой части суммы выполняется с помощью анализатора, регистра 8 и ЦУС 10.

Если напряжение на выходе УПТ больше

V >«, то анализатор вырабатывает сигнал 1, уменьшающий содержание регистров 8 и 8 на единицу.

Уменьшение содержимого регистра 8 на единицу соответствует уменьшению в К раз сопротивления 10, что приводит к уменьшению коэффициента передачи в К раз.

Если напряжение на выходе УПТ меньше маркс или Р вно ., то анализатор вырабатывает сигнал +1, увеличивающий содержимое регистра 8 и 8 на единицу, что приводит к увеличению сопротивления 10, а значит и коэффициент передачи операционного усилителя, в К раз.

Аналогичным образом устройство работает и в случае, когда Хц(Y Отличие заключается лишь в том, что будет присутствовать сигнал не на выходе а, а на выходе b, что приведет к подаче на ЦУС 9 напряжения У, а Х,— на резисторе 6 и в регистр 8 будет занесено

5 значение Хц.

Устройство для суммирования двух величин, содержащее двухвходовый усилитель постоянного тока с первым цифровым управляе.мым сопротивлением в обратной связи, один

15 вход которого подключен к источникам аналогового сигнала через первую группу ключей и второе цифровое управляемое сопротивление, а другой вход — через ту же группу ключей и резистор, анализатор, цифровой вы20 читатель, подключенный к источникам цифровых сигналов, соединенный через вторую группу ключей с первым регистром и второй регистр, отличающееся тем, что, с целью повышения точности работы устройства, в нем вы25 ходы цифрового вычитателя подключены к первым и вторым группам ключей и ко второму цифровому управляемому сопротивлению, выход усилителя через анализатор подключен к первому и второму регистрам, а выход вто30 рого регистра подключен к первому цифровому сопротивлению.

Устройство для суммирования двух величин Устройство для суммирования двух величин 

 

Похожие патенты:

Изобретение относится к электронике, автоматике, измерительной и вычислительной технике и может быть использовано в высокоскоростных аналоговых и цифровых устройствах, в частности в электронных вычислительных машинах (ЭВМ) с элементами искусственного интеллекта

Изобретение относится к автоматике и вычислительной технике и позволяет вести параллельное сложение и восстановление длительностей группы временных интервалов, что расширяет его функциональные возможности
Наверх