Параллельный накапливающий сумматор
254890
ОЛИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союа Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Кл. 42m>, 7/50
Заявлено 27.Ч.1968 (№ 1243244/18-24) с присоединением заявки №
Приоритет
Опубликовано 17.X.1969. Бюллетень № 32
Дата опубликования описания З.IV.1970
МПК G 061
УДК 681.325.54(088.8) Комитет по делам изобретений и открытий при Совете Министров
СССР
Автор изобретения
В. А. Дунье
Заявитель
ПАРАЛЛЕЛЬНЬ1Й НАКАПЛИВАЮШИЙ СУММАТОР разрядов 2, регистр 8 второго слагаемого с триггерами разрядов 4, линии переноса 5 и б с быстродействующими вентилями 7 и 8, двухвходовые логические элементы «И» 9, трехвходовые логические элементы «И» 10, четырехвходовые логические элементы «И» 11 и цепь 12 управляющего сигнала «сложить».
Сумматор работает следующим образом.
На выходах логических элементов 9 обра10 зуется сигнал:
П,=А, В, или П,=А, В,, где А,, А,, В;, B; — состояние i-х разрядов регистра суммы 1 и регистра второ15 го слагаемого 8; Пт, П, — сигнал переноса и его инверсия мз i-ro разряда.
На выходах оыстродействующих вентилей 7 и 8 образуется сигнал П, = C,Пт т или
Пт —— С,Пт >, где C; — сигнал, образованный на выходе логического элемента 11, реализующего следующее логическое выр ажение:
C — АтВт \/А,В, .
Таким образом, сигналы переноса и его инверсии образуются по следующим логически;. выражениям:
Изобретение относится к области вычислительной техники и предназначается для упрощения конструкции и повышения быстродействия цифровых арифметических устройств.
Известен параллельный накапливающий сумм атор, содержащий регистр суммы, регистр второго слагаемого, две линии переноса .на быстродействующих вентилях, а также двухвходовые, трехвходовые и четырехвходовые логические элементы «И». Двухвходовые логические элементы «И», входы которых соединены с выходами одинаковых разрядов регистра суммы и регистра второго слагаемого, соединены с линиями переноса через быстродействующ ие вентили, а выходы регистра второго слагаемого соединены со входами регистра суммы через дьухвходовые элементы «И».
В предложенном сумматоре выходы двухвходовых логических элементов «И» соединены непосредственно с линиями переноса, а выходы регистра второго слагаемого — со входами регистра суммы через трехвходовые логические элементы «И», соединенные с цепью управляющего сигнала «сложения».
Это упрощает схему сумматора и повышает его быстродействие (исключается задержка прои распространении переноса после прихода сигнала «сложить»).
На чертеже изображена схема сумматора.
Он содержит регистр суммы 1 с триггерами
17g = А,В, Q (А,Вт 1) А,В ) Пт т
П, = А,В,Ц (A,Â;Ö А,В,) Пт i.
254890
Предмет изобретения
В ° °
;«t ° Е, . е@ ф л
1, Составитель В. В. Игнатущенко
Техред Л, Я. Левина
Корректоры: Л. Корогод и М. Коробова
Редактор Андреева
Заказ 518/13 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва Я(-35, 1 аушская наб., д. 4/5
Типография, пр. Сапунова, 2
После записи в регистр 8 первого слагаемого .в линиях переноса присутствует сигнал
17>, так как в регистре 1 записан код нуля.
Этот сигнал подготавливает элементы 10.
С приходом сигнала «сложить» по цепи 12 содерж имое регистра 8 передается в регистр 1.
После подачи в регистр 8 второго слагаемого в каждом разряде в зависимости от содержимого регистров образуются сигналы П и П; эти сигналы подготавливают логические элементы 10.
С приходом следующего сигнала «сложить», содержимое каждого разряда регистра 8 передается в соответствующий разряд регистра
1 в прямом или инверсном коде в зависимости от того, какой из элементов 10 подготовлен.
Параллельный накапливающий сумматор, содержащий регистр суммы, регистр второго слагаемого, две линии переноса на быстродействующих вентилях, а также двухвходовые, трехвходовые и четырехвходовые логические элементы «И», отлича ощийся тем, что, с целью упрощения схемы и повышения быстродействия, выходы двухвходсвых логических элементов «И» соединены непосредственно с линиями переноса, а выходы регистра второго слагаемого соединены со входами регистра суммы через трехвходовые логические элементы «И», соединенные с цепью управляющегс сигнала сложения.

