Аналоговое запоминающее устройство
О П И С А Н И Е 27785l
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹
Заявлено 10Х1.1969 (№ 1337665/18-24) с присоединением заявки ¹
Приоритет
Опубликовано 05Х111.1970. Бюллетень ¹" 25
Дата опубликования описания ЗО.Х.1970
Кл. 21ат, 37/02
МПК G 11с 27/00
УДК 681.337(088.8) Ковтитет по делате изобретений и открытий при Совете Министров
СССР
Авторы изобретения
С. М. Голик, Б, В. Болотов и О. В. Бабак
Заявитель
АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Настоящее изобретение относится к области запоминающих устройств.
Известно аналоговое запоминающее устройство (АЗУ) с амплитудным представлением информации, содержащее магнитные аналоговые запоминающие элементы, компараторы, группы одноименных разрядных шин, подключенных к выходным шинам дешифратора адреса, схемы «И» и «ИЛИ».
Известное АЗУ имеет большой аппаратурный (схемный) объем и, следовательно, малую надежность.
Предлагаемое устройство отличается от известного тем, что в нем к каждой группе одноименных разрядных шин подсоединены через схемы «И» и «ИЛИ» магнитные аналоговые запоминающие элементы и компаратор.
Это позволяет упростить устройство и повысить его надежность.
На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 — принципиальная схема компаратора; на фиг. 3 — принципиальная схема магнитного аналогового запоминающего элемента.
Описываемое устройство состоит из компараторов 1, схем 2 «И», магнитных аналоговых запоминающих элементов 8 (МАЗЭ), схем 4
«ИЛИ», дешифратора 5 адреса. При этовt элементы 8 и компараторы 1 подсоединены к выходам дешифратора 5 адреса посредством групп разрядных шин через схемы 2 «И» и схемы 4 «ИЛИ».
Компаратор служит для выделения разности напряжений, подаваемых на него (записываемого и запоминаемого), и формирования импульсов, амплитуда которых определяется этой разностью.
Запись и считывание информации в АЗУ с многозначным амплитудным представлением
10 информации в каждом разряде осуществляются одинаково.
Рассмотрим работу первого разряда.
На вход б компаратора I поступает величина кода первого разряда. Дешифратор 5 адре15 са формирует разрешающий потенциал на вход групп схем 2 «И» по шине, определяемой кодом адреса. Выходное напряжение с выхода 7 элемента 8 через одну из схем 2 «И» этой группы, схему 4 «ИЛИ», объединяющую
20 выходные напряжения всех элементов 8 данного разряда, поступает на вход 8 компаратора 1. На вход 9 поступает разрешающий потенциал «запись».
Пусть напряжение с выхода элемента 8 рав25 но О. Тогда транзистор 10 компаратора 1 отпирается разностью входного и нулевого напряжений.
Параллельно подключенный к цепи эмиттер-коллектор конденсатор начинает разряЗ0 жаться. При отпертой схеме 11 «И» импульс277851
Фиг. 1 ное напряжение с генератора 12 через транзистор 18, схему 11 «И», клемму 14 компаратора 1, отпертую схему 2 «И», клемму 15 элемента 8 подается в управляющую обмотку 16.
В зависимости от полярности входных напряжений на входах б и 8 компаратора открываются транзисторы 17 или 10. Следовательно, работает одна из обмоток элемента 8. Ооратная цепь замыкается через клеммы 18 нли
19 элемента 8, схемы 2 «И», схемы 4 «ИЛИ» и клеммы 20 или 21 компаратора.
Таким образом, осуществляется подмагничивание или размагничивание управляющего сердечника элемента 8.
Выходное напряжение, снимаемое с выхода
7 элемента 8, через схему 2 «И», схему
4 «ИЛИ» поступает на вход 8 компаратора.
При равенстве напряжений на входах транзисторов 10 и 17 импульсы на управляющей обмотке элемента 8 отсутствуют. Это соответствует режиму запоминания входного напряжения.
Точность запоминания напряжения опреде. ляется чувствительностью схемы на транзисторах 10 и 17 (нуль-органа).
Работа устройства при считывании напряжения из ячеек памяти аналогична работе при записи за исключением того, что импульсы через транзистор 18 и схему 11 «И» не поступают, так как на вход 9 компаратора подан запрещающий потенциал.
Предмет изобретения
Аналоговое запоминающее устройство с амплитудным представлением информации, 15 содержащее магнитные аналоговые запоминающие элементы, компараторы, группы одноименных разрядных шин, подключенных к выходным шинам дешифратора адреса, схемы
«И» и «ИЛИ», отличающееся тем, что, с целью
20 упрощения устройства и повышения его надежности, к каждой группе одноименных разрядных шин подсоединены через схемы «И» и
«ИЛИ» магнитные аналоговые запоминающие элементы и компаратор, 27785i
Фиг.2
Составитель В. Ф. Рудаков
Редактор Г. В. Поздняк Техред А. А. Камышникова Корректор Н. С. Сударенкова
Заказ 3035/18 Тираж 480 Подписное
Н- ИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, 5К-35, Раушская наб., д 4/5
Типография, пр. Сапунова, 2


