Частотно-импульсный сумматор

 

2)9893

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВНДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 22.VI.1966 (№ 1085201/26-24) с присоединением заявки ¹

Приоритет

Опубли коварно 14.VI.1968. Бюллетень № 19

Дата опубликования описания 27.VI I I.1968

Кл. 42m>, 7! 50

МПК G 06f

УДК 681.325.54(088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

Авторы изобретения

Г. О. Паламарюк, A. В. Кистрин и В. В. Беляков

Заявитель

ЧАСТОТНО-ИМПУЛЬСНЫЙ СУММАТОР

На фиг. 1 приведена схема предложенного устройства; на фиг. 2 — диаграмма работы схемы.

В схему включены: C> — C„— селекторы им5 пульсов; Т,— Т, — статические триггеры;

В,— В „— вентили сброса; СП,— СПз — схемы совпадения íà (n+ 1) входов; ИДН— дифференциальный импульсный делитель напряжения.

В момент включения схемы триггеры Tl — Т„ и Т,— T „ независимо от их первоначального состояния импульсами опорной частоты F„ устанавливаются в состояние «1» и выдают разрешающие потенциалы на схемы совпадения СП, и СП».

При отсутствии входных частот (фиг. 2,а), т. е. при F, =О, где = 1, 2 ... n, импульсы частоты Рс, проходя через открытые схемы совпадения СП, и СПз, поступают на установочные входы триггера Тс. В этом случае на его выходе имеют место импульсы с коэффициентом заполнения К=0,5. Выходное напряжение ИДН в этом случае равно нулю.

С приходом на первый вход устройства положительного импульса частоты F (фиг. 2, б), что соответствует положительному значению аргумента, триггер Т, установится в состояние «О», схема СП, закроется и запретит про30 хождение одного импульса частоты Рс на вход

Частотная форма представления информации является в некоторых случаях, например, для решения навигацйонных задач, более перспективной по сравнению с аналоговой, поскольку частотные датчики обладают большей точностью, а методы и средства измерения частот совершеннее. Известны арифметические устройства для выполнения операций над информацией, записанной в частотно-импульсной форме.

Известный частотно-импульсный сумматор содержит дифференциальный импульсный делитель напряжения, селекторы частоты, статические триггеры, вентили и схемы совпадения. В сумматоре предложенной конструкции выходы селекторов частоты, соответствующие положительным и отрицательным импульсам заданных частот, связаны с установочными входами триггеров слагаемых, объединенных соответственно в два ряда, вторые входы триггеров связаны с вентилями сброса, а выходы триггеров каждого ряда соединены со схемой совпадения, соединенной также со всеми, кроме первого, вентилями сброса, выходы схем совпадения подключены ко входам статического триггера, выходы которого соединены с дифференциальным импульсным делителем напряжения ИДН и с первыми вентилями сброса каждого ряда триггеров слагаемых.

Всесокэвнйтт пат .н ивс

«1; А б т миотока ь, Я

219893 . установки «О» триггера Т,, который останется в состоянии «1». Следующий импульс опорной частоты через открытый вентиль сбросит триггер Т1. Коэффициент заполнения выходных импульсов триггера Т в этом случае будет равен

К = 0,5+ — .

Fo

Если к моменту поступления положительного импульса частоты F триггер Т находился в состоянии «О» (фиг. 2, в), первый импульс частоты через схему совпадения СП установит его в состояние «1». Поступление следующего импульса опорной частоты на вход установки «О» триггера То будет запрещено схемой совпадения СП, закрытой триггером Т,.

В дальнейшем схема работает аналогично ранее рассмотренному случаю.

На выходе ИДН в этом случае

F вых — + Uo °

Fo

Отрицательные импульсы входной частоты (фиг. 2,г) селектором С будут пропущены на установочный вход триггера Т„в результате чего коэффициент заполнения выходных импульсов триггера То уменьшится на величину

" (К= 05 а напряжение на выходе ИДН соответственно

F станет равным U,„„= — . U

Fo

Таким образом, поступлению импульсов положительной полярности (аргумент положителен) на вход схемы соответствует увеличение коэффициента заполнения импульсов триггера То на величину и положительное

Fo значение U, импульсам отрицательной полярности (аргумент отрицателен) — уменьшение коэффициента заполнения на ту же реличину и отрицательное напряжение на выходе ИДН. Очевидно, что в общем случае с приходом импульсов по нескольким входам изменение коэффициента заполнения выходных импульсов схемы будет пропорционально алгебраической сумме входных частот, а выходное напряжение ИДН, равно и

Fo

t -=1

Для обеспечения нормальной работы устройства при одновременном поступлении импульсов входных частот по нескольким вхо10 дам в схеме применена цепочка последовательного сброса триггеров Т1 Т „, Т 1 — Т „ .

Сброс осуществляется импульсами опорной частоты F0 через вентили  — В„,  — В „.

Работа схемы в момент совпадения соответствует диаграмме, приведенной на фиг. 2, д.

Значение опорной частоты F< выбирается с учетом максимального значения входных величин: Fo — — F, 2n.

Таким образом, предлагаемое устройство реализует операцию алгебраического суммирования и независимых слагаемых, представленных частотой следования импульсов, полярностью которых задается знак аргумента.

Знак суммы однозначно определяется полярностью выходного напряжения ИДН.

Предмет изобретения

Частотно-импульсный сумматор, содержащий дифференциальный импульсный делитель напряжения, селекторы частоты, статические триггеры, вентили и схемы совпадения, атличаюи1ийся тем, что, с целью упрощения устройства и повышения надежности, выходы селекторов частоты, соответствующие положительным и отрицательным импульсам заданных частот, связаны с установочными входами триггеров слагаемых, объединенных соответственно в два ряда, вторые входы тригге40 ров связаны с вентилями сброса, а выходы триггеров каждого ряда соединены со схемой совпадения, соединенной также со всеми, кроме первого, вентилями сброса, выходы схем совпадения подключены ко входам ста45 тического триггера, выходы которого соединены с дифференциальным импульсным делителем напряжения и с первыми вентилями сороса каждого ряда триггеров слагаемых.

219893

Фиг. 1 а т,j

Фиг.2

Составитель И. Н. Горелова

Редактор О. Б. Привезенцева Техред T. П. Курилко Корректор В. В. Крылова

Заказ 2377)20 Тираж 530 Подписное

Ц!-!ИЙП!! Комитета по делам изобретений и открытий нри Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Частотно-импульсный сумматор Частотно-импульсный сумматор Частотно-импульсный сумматор 

 

Похожие патенты:

Изобретение относится к электронике, автоматике, измерительной и вычислительной технике и может быть использовано в высокоскоростных аналоговых и цифровых устройствах, в частности в электронных вычислительных машинах (ЭВМ) с элементами искусственного интеллекта

Изобретение относится к автоматике и вычислительной технике и позволяет вести параллельное сложение и восстановление длительностей группы временных интервалов, что расширяет его функциональные возможности

 // 243272
Наверх