Патент ссср 219876
269876
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства ¹â€”
3 аявлено 27.ЧI I 1.1962 (№ 792305/26-24) с присоединением заявки №вЂ”
Приоритет
Опубликовано 14.Ч1.1968. Бюллетень ¹ 19
Дата опубликования описания 28 Ч111.1968
Кл. 42ш, 14/03
Комитет по делам изобретений и открытий при Совете Министров
СССР
МПК Сх 06f
УДК 681.142(088.8) Авторы изобретения
Л. С. Ситников. Л. Л. Утяков, А. Н. Бойко, Б. А. Швецов и В. П. Сигорский
Заявитель
СУММАТОР
Известны сумматоры, содержащие аналоговые сумматоры, инвертор-ограничитель и хронотрон для запоминания результата сложения.
Предложенный сумматор отличается от известных тем, что входы первого аналогового сумматора подключены ко входам двух исходных чисел и переноса, выход его соединен с первым входом второго аналогового сумматора и через инвертор-ограничитель — с его
ВТОРЫМ ВХОДОМ, И ВЫХОД ВТОРОГО аиаЛОГОВОГО сумматора подключен ко входу хронотрона через ключ, что позволяет осуществлять сложение по модулю двух чисел, представленных уровнями напряжения.
На чертеже представлена блок-схема сумматораа.
Сумматор включает хронотрон 1, ключ П, собственно сумматор П1, состоящий из дьух аналоговых сумматоров.
При суммировании двух чисел на входы а и b сумматора П1 поступают напряжения, соответствующие цифрам и-го разряда, на вход с подается единичный сигнал U с переноса с выхода сумматора предыдущего разряда. 8 сумматоре 1П напряжения U, U, складываются, на его выходе d появляется напряжение, соответствующее сумме цифр и-го разряда и, кроме того, в случае необходимости вырабатывается напряжение на выходе е, соответствующее переносу в (Q + 1) разряд.
Сумматор работает следующим образом.
Напряжения U„U, U, поступают на аналоговый сумматор 1, на его выходе появляется напряжение U, = 0;, + U + U поступаю5 щее на вход инвертора-ограничителя 8 и на один из входов второго аналогового сумматора 2. Напряжение Uz с выхода инвертора-Oтраничителя подается на второй вход сумматора 2. Если напряжение UI соответствует сум10 ме цифр, меньшей 10, напряжение U> на выходе инвертора-ограничителя равняется нулю.
При этом на второй аналоговый сумматор 2 подается только напряжение U> и напряжение на его выходе U U +U., = U +0 = UI, 15 а напряжение переноса U =О.
Если напряжение UI соответствует сумме цифр, большей или равной 10, на выходе инвертора-ограничителя появляется напряжение
20 U. — — 10. Напряжение на выходе сумматора
П1 Ud = UI+ U = U + Ug+ U — 10 соответствует цифре остатка. На выходе е при этом появляется напряжение, соответствующее единичному сигналу переноса.
При подаче команды сложения на вход,1 ключа П напряжение U, поступает на хронотрон 1, который выполняет операцию квантования и запоминает цифру соответствующего
30 разряда суммы.
219876
Предмет изобретения
Составитель P. Кузнецова
Редактор Л. К. Ушакова Техред Т. П. Курилко Корректор Л. В. Юшина
Заказ 2378713 Тирагк 530 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2
Сумматор, содержащий аналоговые сумматоры, инвертор-ограничитель и хронотрон для запоминания результата сложения, отличаюи ийся тем, что, с целью осуществления сложения по модулю двух чисел, представленных уровнями напряжения, входы первого аналогового сумматора подключены ко входам двух исходных чисел и переноса, а его выход соединен с первым входом второго аналогового сумматора и через инвертор-ограничитель с его вторым входом, а выход второго аналогового сумматора подключен через ключ ко входу хронотрона.

