Патент ссср 453692

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ пц 4536

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 07.12.72 (21) 1856392/18-24 с присоединением заявки № (51) М. Кл. G 06f 7/50

Совета йтнннстров СССР по делам изобретений и открытий

Опубликовано 15.12.74. Бюллетень № 46

Дата опубликования описания 11.02.75 (53) УДК 681,3(088.8) (72) Автор изобретения

Ю. Е. Демин (71) Заявитель (54) СУММАТОР ПОСЛЕДОВАТЕЛЬНОГО ДЕЙСТВИЯ о тдвРстввннык комите1 (32) 11риоритет

Изобретение относится к области вычислительной техники и может быть использовано при построении арифметических устройств.

Известен сумматор последовательного действия, содержащий первую группу из четырех схем «И», выходы которых через первую схему «ИЛИ» и первый динамический элемент задержки подключены к шинам прямого и инверсного значений сигнала суммы, и вторую группу из трех схем «И», выходы которых через вторую схему «ИЛИ» подключены ко входу второго динамического элемента задержки, инверсный выход сигнала переноса которого подключен ко входам первой пары схем «И» первой группы, а прямой выход— ко входам второй пары схем «И» первой группы, и первых двух схем «И» второй группы, и шины прямых и инверсных значений сигналов двух слагаемых и сигнала переноса, подключенных ко входам схем «И» обоих групп.

Недостатком известного сумматора является то, что он не может быть использован при сложении чисел, частота поступления разрядов которых в два раза меньше тактовой частоты динамических элементов задержки.

Целью изобретения является устранение указанного недостатка, т. е, расширение области применения сумматора.

Для достижения этого в сумматор введена дополнительная схема «И», первый вход которой соединен с первым выходом сигнала переноса второго динамического элемента задержки, а второй вход подключен к шине тактового импульса, шина инверсного значения

5 которого подключена к четвертому входу третьей схемы «И» первой группы.

На чертеже представлена схема сумматора, который содержит схемы «И» 1 — 4 первой группы, схемы «И» 5 — 8 второй группы, схе10 мы «ИЛИ» 9, 10, динамические элементы задержек 11, 12, задерживающие сигналы значений суммы и переноса на один такт, шины

13 — 18 прямых и инверсных значений сигналов двух слагаемых, переноса и тактового им15 пульса и шины 19 сигнала блокировки переноса при сложении знаковых разрядов слагаемых. На том же чертеже показана временная диаграмма работы сумматора, где 20 — импульсы тактовой частоты; 21 — такты, в ко20 торых подаются на сумматор разряды обоих слагаемых, а 22 — такты сигналов, которые управляют схемами «И» 5 и «И» 3 сумматора.

Работает сумматор следующим образом.

На шины 13, 14, 15, 16 подаются соответст25 венно прямые и инверсные значения слагаемых а.; и b; на шины 17 н 18 подаютгя тактовые импульсы 22, сдвинутые на полпериода относительно тактовых импульсов 21 подачи разрядов слагаемых. Значение сигнала суммы

ЗО формируется на динамическом элементе 11 с

8 - у

17

/ (з (77 задержкой на один такт, а значение c .èãíàëà переноса — на динамическом элементе 12 также с задержкой на один такт. Так как очередная пара разрядов обоих слагаемых поступит на сумматор только через тактовый импульс, то необходимо и сигнал переноса в этот разряд задержать еще на один такт. Для этого и служит дополнительная схема «И» 5, которая открывается тактовым импульсом 22, и сигнал переноса с динамического элемента

12 через эту схему «И» и схему «ИЛИ» 10 вновь поступает на динамический элемент 12, который повторно задерживаст эгот сигнал переноса еще на один такт. Одновременно, с целью исключения формирования ложного значения сигнала суммы, закрывается схема

«И» 3. Сигнал 19 запрещения схем «И» б, 7, 8 подается в момент прохождения знаковых разрядов слагаемых, и тем самым исключается формирование сигнала переноса при сложении знаковых разрядов слагаемых.

Предмет изобретения

Сумматор последовательного действия, содержащий первую группу из четырех схем

«1i», выходы которых через первую схему

«ИЛИ» и первый динамический элемент задержки подключены к шинам прямого и инверсного значений сигнала суммы, и вторую

5 группу из трех схем «И», выходы которых через вторую схему «ИЛИ» подключены ко входу второго динамического элемента задержки, инверсный выход сигнала переноса которого подключен ко входам первой пары

10 cxcì «И» первой группы, а прямой выход— ко входам второй пары схем «И» первой группы и первых двух схем «И» второй груп..::,!, п шины прямых и инверсных значений сиг..:.лов двух слагаемых и сигнала переноса, 15 подключенные ко входам схем «И» обоих групп, отличающийся тем, что, с целью расширения области применения, в пего введсна дополнительная схема «И», первый вход которой соединен с первым выходом сигнала

20 переноса второго динамического элемента задержки, а второй вход подключен к шине тактового импульса, шипа инверсного значения которого подключена к четвертому входу третьей схемы «И» первой группы.

Патент ссср 453692 Патент ссср 453692 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх