Патент ссср 434412

 

О П И С А Н И Е («) 4344!2

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 03.05.72 (21) 1779794/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 30.06.74. Бюллетень ¹ 24

Дата опубликования описания 6.11.74 (51) N., Кл. G 06f 7/50

Государственный комите

Совета Министров СССР ло делам иэооретений и открытий (53) УДК 681.327.3 (088.8) (72) Авторы изобретения

А. И. Зайончковский и А. В. Палагин

Ордена Ленина институт кибернетики АН Украинской ССР (71) Заявитель (5P) С УМ

Изобретение относится к области вычислительной техники и может быть использовано при проектировании операционных автоматов цифровых вычислительных машин.

Известны суммирующие устройства для систем счисления с произвольным основанием, содержащие в каждом разряде совмещенные матрицы суммы и переноса на магнитных элементах с прямоугольной «етлей гистерезиса, прошитых шинами за«иси, шинами считывания, выходными шинами сумм и выходными шинами переносов, ключи, усилители и формирователи тока. Вследствие требования асинхронности поступления цифр слагаемых одновремешю с переносом на входы разрядных матриц такие устройства недостаточно надежны, Повышение надежности достигается путем организации прошивки элементов разрядной матрицы суммы-переноса таким образом, что каждая шина за«иси прошита через два элемента матрицы, начала ши«записи, прошитых через элементы одной строки матрицы, соединены между собой и подключены к выходу соответствующего ключа, конец каждой шины записи одного столбца матрицы через схему разделения тока соединен с выходом соответствующего формирователя тока, каждая из шин считывания соединена с выходом соответствующего ключа и последовательно прошита согласно через один из двух элементов каждой пары в матрице суммы-переноса данного разряда и встречно через один из двух дополнительных элементов матрицы суммы-переноса предыдущего разряда, а каждая выходная шина переноса подключена ко входу соответствующего усилителя и последовательно прошита через все элементы пар матриц суммы-переноса с одинаковыми значения10 ми функции переноса и через один из двух дополнительных элементов этой же матрицы, шина опроса прошита через все дополнительные элементы разрядных матриц.

15 На чертеже изображена схема предложенного суммирующего устройства для системы счисления с основанием «три».

Устройство содержит в каждом разряде матрицу 1 суммы-переноса, выполненную на

20 магHHTHbIx элементах 2 с прямоугольной петлей гпстерезпса, «рошитых шинами 3 считывания, шинами 4 занисп, выходными шинами

5 сумм, выходными шинами 6 переносов, шиной 7 опроса, и формирователи 8 — 10 тока

25 первого слагаемого, схемы 11 разделения тока, ключи 12 — 14 второго слагаемого, ключи

15 и 16 переноса, усилители 17 и 18 переноса и усилители 19 — 21 суммы, Работа суммирующего устройства «poi«xo30 дит следующим образом.

434412

Поступление параллельным кодом цифр первого и второго слагаемых на входы разрядных формирователей 8 — 10 тока и ключей

12 — 14 вызывает изменение внутреннего состояния одновременно в каждой матрице 1 суммы-переноса. Входные сигналы, например, на позиции «нуль» и позиции «два» аргументов определяют шину 4, которая соединяет через схему 11 разделения тока выход возбужденного формирователя 8 тока с выходом открытого ключа 14, и два элемента 2, переключаемых импульсом тока записи этой шины из исходного состояния «О» в состоянии «1».

Значение позиционного символа суммы в первом из указанных элементов 2, согласно Ilpoшивке шины 5, определяется суммой весов аргументов; вес позиционного символа суммы во втором — на единицу больше. В соответствии с правилом образования переноса каждый из них прошит одной из шин б, подключенной ко входу усилителя 17 или 18.

Сигнал позиции переноса поступает на вход ключа 15 или 16 и разрешает протекание импульса тока в шине 3. При этом шина 3 прошита таким образом, что ток воздействует на выбранные, все вторые или все первые, элементы суммы-переноса матрицы 1 данного разряда в сторону считывания, а дополнительный элемент матрицы 1 предыдущего разряда перемагничивает из исходного состояния

«О» в состояние «1». Вес позиции шины б переноса в дополнительном элементе противоположен весу позиции входного сигнала.

Сигнал, наведенный в шине б при возвращении в исходное состояние «О» элемента суммы-переноса, передается посредством усилителя 18 или 17 на вход ключа 16 или 15 последующего разряда, продолжая процесс распространения переносов.

Импульс тока в шине 7 переключает в состояние «О» дополнительные элементы, что

40 вызывает с помощью усилителей 17, 18 и ключей 15, 16 цепочки переносов одновременное считывание результирующих значений суммы

C 3JIQilI8HTOB 2 CgilIillbl-IICPBHOCB H2 BblXQ+bl P2.3рядных усилителей 19 — 21 суммы.

Предмет изобретения

Суммирующее устройство параллельного действия, содержащее в каждом разряде совмещенные матрицы суммы и переноса на магнитных элементах с прямоугольнсй пстлей гистерезиса, HpoIIIHTblx шипами записи, шинами считывания, выходными шинами сумм и выходными шинами переносов, ключи, усилигсли и формирователи тока, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, каждая шина записи прошита через два элемента матрицы, начала шин записи, прошитых через элементы одной строки матрицы, соединены между собой и подключены к выходу соответствующего ключа, конец каждой шины записи одного столбца матрицы через схему разделения тока соединен с выходом соответствующего формирователя тока, каждая из шин считывания соединена с выходом соответствующего ключа и последовательно прошита согласно через один из двух элементов каждой пары в матрице суммы-Ilc реноса данного разряда и встречно через один из двух дополнительных элементов матрицы суммы-переноса предыдущего разряда, а каждая выходная шина переноса подключена ко входу соответствующего усилителя и последовательно прошита через все элементы пар матриц суммы-переноса с одинаковыми значениями функции переноса и через один из двух дополнительных элементов этой же матрицы, шина опроса прошита через все дополнительные элементы разрядных матриц.

434412

1 б

Составитель А. Зайончковский

Техред Н. Куклина Корректор А. Васильева

Редактор Е. Дайч

Типография, пр. Сапунова, 2

Заказ 3024/14 Изд. № 1803 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, )К-35, Раушская наб., л. 1,5

Патент ссср 434412 Патент ссср 434412 Патент ссср 434412 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх