Многоканальное аналоговое запоминающее устройство
ОЛ ИОАН ИЕ
II II 434483
Союз Советски
Социалистических
Республик
ИЗОБРЕТЕНИЯ
Н АВ7ОРСКОМУ СВКДЕТЕЛЬСТВУ (G1) Зависимое от авт. свидетельства (22) Заявлено 12.04.72 (21) 1772472!18-24 с присоединением заявки № (32) Приоритет
Опубликовано 30.06.74. Бюллетень № 24
Да а опубликования описания 29.10.74 (51) М. Кл. G 1lc 27/00
Государственный комитет
Совета Министров СССР но делам изаоретений и открытий (53) УДК 681.327.066 (088.8)
I (72) Авторы изобретения
В. К. Ванин и И. Г. Саркиджан
Ленинградский ордена Ленина политехнический инсгитут им. М. И. Калинина (71) Заявитель (54) МИОГОКАНАЛЬИОЕ АИАЛОГОВОЕ
ЗАПОМИНА1ОЩЕЕ УСТРОЙСТВО
Запоминающее устройство предназначено для применения в вычислительных машинах аналогового и цифро-аналогового типов при многократном использовании решающих блоков, а также в других областях техники, где требуется запоминание и хранение информации.
Известны многоканальные запоминающие устройства, в которых используется операционный усилитель постоянного тока (УПТ), ключевые схемы и запоминающие ячейки на катодных повторителях с емкостью в сеточной цепи.
При коммутации каналов в таких устройствах происходит разрыв цепи обратной связи, приводящий к значительному искажению записываемой информации.
Одной из мер повышения скорости записи является уменьшение величины запоминающей емкости. Однако в этом случае еще значительнее становится влияние переходных процессов при разрыве цепи обратной связи на искажение записываемой информации.
Кроме того, использование для коммутации одного канала двух ключевых схем приводит к уменьшению надежности и быстродействия запоминающего устройства, так как невозможно добиться идеальной синхронности в открывании и закрывании ключевых схем.
С целью увеличения надежности и быстродействия предлагаемое многоканальное аналоговое запоминающее устройство содержит дополнительный катодный повторитель, вход
5 которого подключен к выходу УПТ, а выход— и резистору обратной связи.
В данном случае при коммутации каналов не происходит разрыва цепи обратной связи
10 усилителя и в каждом канале используется одна ключевая схема, т. е. в два раза меньше.
Следовательно, повышается точность, быстродействие и надежность запоминающего устройства.
Ка чертеже представлена принципиальная схема oiiIIñûâàeìoão устройства.
Предлагаемое устройство содержит входной
20 резистор 1, резистор 2 в цепи обратной связи, iIIIIðoêoïoëoñíüø усилитель 3, ключи 4, шины
5 управляющего сигнала, катодный повторит ль 6, запоминающие ячейки 7 и потенциоie,ры 8.
25 Запоминаемые сигналы через резистор 1 подаю-ся Iia вход широкополосного усилителя 3. Выход усилителя подключен ко входу катодного повторителя б и через ключи 4, которые управляются сигналами с шин 5, — к
30 запоминающим ячейкам 7. Выход катодного
434483
IIpc„tìет изобретения
|
I дышал
| !
Составитель В. Ванин
Текред Н. Куклина
Корректор Л. Орлова
Редактор Е. Дайч
Подписное
Заказ 2868/17 Изд. № 1739 Тираж 591
ЦНИИПИ Государственного комитета Совета Министров СССР по ледам изобретений и открытий
Иосква, )K-35, Раушская па5., л 4/5
Типогра< 1пя, пр. Сапуьоьа, 2
3 повторителя б через резистор 2 соединен со входом усилителя.
Катодный повторитель 6 и катодные повторители запоминающих ячеек 7 с помощью потенциометров 8 предварительно регулируются таким образом, чтобы при нулевом сигнале на их входах у них было одинаковое напряжение на выходе. Этим достигается нулевой сигнал на выходе запоминающих ячеек при нулевых значениях входных сигналов запоминающего устройства. Необходимое быстродействие и точность могут быть достигнуты при использовании в качестве ключей компенсированных измерительных ключей на транзисторахх.
Многоканальное аналоговое запоминающее устройство, содержащее усилитель постоянно5 го тока (УПТ), вход которого соединен с резистором в цепи обратной связи, ключевые схемы, входы которых подключены к выходу
УПТ, а выходы — — к запоминающим конденсаторам, включенным в сеточную цепь катод10 ных повторителей, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности работы, оно содержит дополнительный катодный повторитель, вход которого подключен к выходу
УПТ, а выход — к резистору обратной связи.

