Аналоговое запоминающее устройство

 

О П И С А Н И Е пп424235

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Реслублин (61) Зависимое от авт. свидетельства

« (22) Заявлено 04.11.72 (21) 1844643/18-24 (51) М. Кл. G llс 27/00 с присоединением заявки ¹ (32) Приоритет

Опубликовано 15.04.74. Бюллетень № 14

Дата опубликования описания 25.09,74

Ввудэротввнный комитет

Свввта Министров СССР

N делам изобретений н открытий (53) УДК 681,327(088.8) (72) Автор изобретения

Я. Н. Нефедьев

1" i .« 3

1,(71) Заявитель (54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (2) Известны аналоговые запоминающие устройства, содержащие запоминающий конденсатор, одной обкладкой подключенный ко входу истокового повторителя на МДП-транзисторе, выход которого через резистор соединен со входом операционного усилителя.

Такие устройства отличаются несимметричной входной характеристикой и зависимостью ее от напряжения смещения МДП-транзистора.

В предложенном устройстве эти недостатки исключаются тем, что входной сигнал подключен к другой обкладке запоминающего конденсатора, которая через дополнительный ключ соедипспа с общей шинои; выход операционного усилителя через дополнительно введенный переключатель соединен со входом истокового повторителя и выходом всего устройства, которьш через резисторы соединен со входом операционного усилителя и общей шиной.

Это позволяет расширить диапазон запоминаемых сигналов.

На чертеже приведена схема аналогового запоминающего устройства, состоящая из истокового повторителя 1 и операционного усилителя 2, которые через размыкающий контакт переключателя 3 соединены в замкнутый контур; к затвору истокового повторителя подключен запоминающий конденсатор 4, другая обкладка которого соединена со входным сигналом U„„è через ключ 5 — с общей шиной схемы. Выходом схемы является замыкающий контакт переключателя 3, соединенный через резистор 6 со входом операционного усилителя и через резистор 7 — общей шиной схемы.

Схема работает следующим образом.

В исходном состоянии выходное напряже1о,ние L„, истокового повторителя благодаря коэффициенту усиления операционного усилителя практически равно нулю.

Поскольку передаточная функция истокового повторителя имеет вид:

U„„= — К„, (U, — U,„), (1) где U«, напряжение смещения полевого транзистора; К„„=l — коэффициент передачи пстокового повторителя, то потенциал затвора

20 прп U„„= 0 равен: За СМ

Таким образом, запоминающий конденсатор

4 оказывается заряженным до напряжения:

Uc — U„— U,„= U,„— U,„, (3) где U,, — входной сигнал, подлежащий запоминаншо.

Это напряжение остается на конденсаторе и

30 после отрыва входного сигнала («„.

42423п>

/

7 1 > 1

Составитель В. Самсонов

Редактор Б. Напк>зна Тскред Т. Курилко Корректор Т. Хворова

Заказ 2383115 Изд. № 1489 Тиран« 591 Подписное

ЦН1П1ПИ Государствснпото комитета Совета . 1и1п1стров СССР

I10 делам изобретений и открытий

Москва, g(-35, Ра> шскап нас., д. 4, 5

Типотрач1ии, ир. Сапуно „i, 2

СоотношcíII." роз;cTOp03 6 и 7 в.!op:".Ио так, ЧТО ВЫХОДНОЙ СИГИЯЛ >>CTPOI!CTва Ьппг.; и 11CХ0Д—

ИОК! COCTOHIIIIII ОЛИЗОК К 1:V IIG.

ДЛЯ ВОСПРОИЗВC òСИИЯ !1а Вl>!ХО 1, 1«! ООИСТВ» запомиепиого сигизла клю:! 5 и 11ср I. !o 1а тель 3 переводятся 3 противополо:к-!, сocTOHпия. При 3Toм выхоп усилителя ° огрып". тс,. от затвора истокового повтори-,сл,"., 1: 00 l!!ияется с Вы.,одо.! устройства., 1.. . тель 2 оказывается за>гкиутым резистором i; и раб!!1тает в рсхкимс пивертора, пагрузкой; Опор 10 яВляется резистор 7. Входи ая oUI!, I:.I:I«,! 1 О иденсатора 4 через замки;.тый кл оч " coc;!iняется с общей ш1шой схемы и к 1.".тво,,д токового повторителя чрикладыв ."г-;ся игп ряхкеиис U,. PozcTавив "Io зпа1еи с (31 v, r;:!— рахкенис псрсдато.-гной фуикцгш повторитсля (1), получт1м его выходпос иапряхкспиc:

U„ï — Кап ((U„, — Uэк) — Uсм1 = - — КапU„õ (4) 3То напряжение иивертирустся усилителем постоянного тока и поступ.",:т и". в! >0 1 устP0IIcT1Ia. Таким 06P83o.il, пии Уг11 гс1 юл»зустся -, олько как 3, <с.;1,. Ит еоаlпспса11ии 1и!Пря>кс lия смеl Iспия полеВОГО транзистора, а В режи:с ьоспроизведеиия cur-!

laa;»i!el!oльзусгс» ВOH el 0 лиисйная 301!а.

П1 р сд.п е" изобретения

Аг1алоговос запомипа:ощсс устройство, содер>кап1сс за! Io . .ипаю1ций кондсисатор, одной обкладкой подклю:еиiII>. I ко входу истoKQBo

10 Io повторителя иа . 1ДП-транзисторе, выход

I:îòîðîãî через резистор соединен со входом операционного усилителя, о т л и ч а ю IU, е с с я тем, что, с цель!0 расширения диазапоиа запоп паемых си!на 10B, входная клемма под15 ключеи", и другой обкладке запо. Иша:ощего конденсатора, которая через допол1штсльиый кл1оч сосд1шси;! с обш,сй шивой, выход опера",иош1о-.о усилителя через 1ополиителы10 введенный переключатель соедипси со входом ис20 токового i:ci-:Topèòcë!1 и выходиoй! клеммой стро ICT!,;;, котора : рсз рсз:!стор:>i сосдипс1;! СО вхОДО 1 ОРа 11 oIIIIQÃo Vс Ië«òcëH и 00п1сп I!>III!01I.

Аналоговое запоминающее устройство Аналоговое запоминающее устройство 

 

Похожие патенты:

Резервированный сдвиговый регистр1изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.с целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки. каждая ячейка содержит трехпороговый и однопороговый логические элементы, имеющие общий входной диодно-резисторный линейный сумматор, выходы которых объединены, через схему «и» соединены с двумя управляющими входами ячейки и подключены к двум входам линейного сумматора.на фиг. 1 дана структурная схема резервированного сдвигового регистра; на фиг. 2 — принципиальная схема элементарной ячейки.резервированный сдвиговый регистр содержит три канала. первый канал включает ячейки 1 и 2, второй — ячейки 3 и 4, третий — ячейки 5 и 6. первый, второй и третий каналы 5 содержат по три управляющие щины 7—9, 10—12 и 13—15 соответственно. на шины первого, второго и третьего каналов соответственно подаются управляющие сигналы л№, 5 // 423175
Изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.Известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».Однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.С целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки

Изобретение относится к электроизмерительной технике, в частности к устройствам для выборки и хранения мгновенных значений аналогового напряжения

Изобретение относится к электроизмерительной технике, в частности к устройствам для формирования выборок мгновенного значения напряжения

Изобретение относится к контуру дискретного считывания аналогового сигнала, именуемого семплирующим контуром

Изобретение относится к области аналого-цифровой микроэлектроники, более конкретно к аналого-цифровым интегральным полупроводниковым схемам, и может быть использовано в системах измерительной техники для преобразования аналоговых сигналов в цифровую форму

Изобретение относится к проверке данных, в частности к объекту заголовка файла данных

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к электронике для измерения характеристик высокоскоростных сигналов, которые применяются в цифровых регистраторах быстропротекающих процессов и радиолокационных приемниках

Изобретение относится к контрольно-измерительной технике и может быть использовано в приборах для обработки или преобразования аналоговой информации
Наверх