Устройство для вычисления тригонометрических функций
» 430388
ОП ИСАН ИЕ
Соеэ Советских
Социаттистических
Республик
ИЗОбРЕТЕН ИЯ к ьвтовскомь свидетельствь (61) Зависимое от авт. свидетельствя— (22) Заявлено 30.01.73 (21) 1882277/18-24 с присоединением заявки ¹ 1882949/18-24 (32) Приоритет—
Опубликовано 30 05 74. Бюллетень ¹ 20
Дата опубликования описания 8.1.75. (51) М.Кл. G 06о 7/22
Государственный комитет
Совета Министров СССР ло делам изобретений и открытий (53) УДК 681.335 (088.8) (72) Авторы изобретения
Л, Д, Будрин и Д. П. Панов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ
ТРИГОНОМЕТРИЧЕСКИХ ФУНКЦИЙ б „= чг — 1/.
1
Изобретение относится к области аналоговой вычислительной техники.
Известно устройство, содержащее последовательно соединенные первый элемент сравнения, инвертор, первый интегрирующий усилитель, выход которого подкл1очен к выходу устройства и к входу первого модулятора, выход которого соединен с входом сумматора, а так>кс последовательно соединенные второй элемент сравнения, второй интегрирующий усилитель и второй модулятор, выход которого соединен с в одом сумматора; выход сумматора соединен с входом фазового детектора, выход которого подключен к первому элементу сравнения, а выходы первого и второго элементов сравнения подключены также к второму входу второго и первого интегрирующих усилителей соответственно.
Известное устройство не может быть использовано для вычисления тригонометрических функций.
Цель изобретения — повьппение точности и быстродействия устройства.
Предлагаемое устройство отличается от известного тем, что выход второго интегрирующего усилителя соединен с входом второго элемента сравнения.
На чертеже представлена блок-схема предлагаемого устройства для вычисления тригонометрических функций.
Устройство содержит элементы сравнения
1 и 2, инвертирующнй усилитель 8, интегрирующие усилители 4 и 5, модуляторы 6 н 7 сумматор 8 и фазовый детектор 9.
Устройство представляет собой систему пз двух операционных усилителей, включенных интеграторами и охваченных перекрестными отрицательными обратными связями.
К выходным клеммам устройства х и (/
10 подключены выходы операционных усилителей 4 и 5 и модуляторы 6 и 7, осуществляющие амплитудную модуляцию выходных сигналов операционных усилителей. Опорные напряжения модуляторов сдвинуты по фазе на
1;-> 90, причем опережающее напряжение подключено к модулятору 7. Выходные напряжения модуляторов суммируются и поступают на вход фазового детектора 9. На выходе фазового,детектора 9 среднее значение напряжс20 ния равно q =- агс tg — — . Опорное напряжение фазового детектора 9 совпадает по фазе с опорным напряжением модулятора 6. Выходное напряжение фазового детектора 9 и выходное напряжение усилителя 5 (1/) поступают ня входы операционных усилителей 4 и 5, где алгсбраически суммируются с вхо нымн напряжениями, пропорциональными и и ср.
430388
Предмет изобретения у=т, х=т tgq).
Составитель Г. Терехова
Техред А. Кама(шникова
Корректор Н. Стельмах
E åäàKòoð Е. Караулова
"-.àêàç 5498 11зд. ¹ 1637 Тираж Г>24
J \lllf11l11I Государственного комитета Совета (Ми(п(с)ров СССР
IIo;1ñ, !äì !!Зобрстси(й и Открьггий
Москва, Ж-35, Раушск()я II<1(). д. 4/5
Подписное
МОТ, Загорский иех
При достаточно больших коэффициентах усиления, реализованных на усилителях 4 и б, можно считать, что суммарное входное напряжение на каждом усилителе равно нулю. Тогда
iS,,— б.„. = 0 и б,, + б = О, или б,, =-- б.„. = 0 и т = у; (р =- гр . у
Учитывая, что y =- агс tg — -, па выходе гс
«CTPOIICTB3
Jt/= т, х = т. ctg(1).
Если инвертирующий усилитель включить между выходом первого элемента сравнения и входом второго интегрирующего усилителя, то на выходе устройства
Устройство для вычисления тригонометрических функций, содержащее последовательно соединенные первый элемент сравнения, инвертор, первый интегрирующий усилитель, выход которого подключен к выходу устройства и к входу первого модулятора, выход которого соединен с первым входом сумматора, а также
1о последовательно соединенные второй элемент сравнения, второй интегрирующий усилитель и второй модулятор, выход которого соединен с вторым входом сумматора; выход сумматора соединен с входом фазового детектора, выход
15 которого подключен к первому элементу сравнения, а выходы первого и второго элементов сравнения подключены также к второму входу второго и первого интегрирующих усилителей соответственно, отличающееся тем, что, с
20 целью повышения точности и быстродействия, выход второго интегрирующего усилителя соединен с входом второго элемента сравнения.

