Устройство для обнаружения оптических сигналов
ОЛИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
396002
Союз СоветскихСоциалистических
Республик
Зависимое от авт. свидетельства М
Заявлено 18Х.1971 (№ 1658665/26-9) с присоединением заявки ¹"
Приоритет
Опубликовано 28.VI11.1973. Бюллетень ¹ 35
Дата опубликования описания 8.1.1974
М. Кл, Н 04п 5/30
Государственный комитет
Совета Министров СССР па делам изааретений и открытий
УДК 621.397.6(088.8) Автор изобретения
Г. П. Хабаров
Заявитель
УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОПТИЧЕСКИХ СИГНАЛОВ
«1п
1n ).и
1п
1 — 77.
30
Изобретение относится к телевизионной техникее.
Известное устройство для обнаружечия оптических сигналов, содержащее диссектор, блок координатно-кодовых разверток, логическую схему и генератор тактовых импульсов, характеризуется недостаточной чувствительностью.
Для увеличения чувствительности в предлагаемом устройстве выход усилителя через интегратор, один из входов которого подключен к выходу логической схемы, соединен с входами двух компараторов, другие входы которых связаны с генератором эталонных напряжений, а выходы компараторов подключены и входам логической схемы, при этом вход генератора эталонных напряжений соединен с выходом логической схемы.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство содержит диссектор 1, усилитель 2, блок 3 координатно-кодовых разверток, интегратор 4, компараторы 5 и б, логическую схему 7, генераторы тактовых импульсов 8 и эталонных напряжений 9.
Устройство работает следующим образом.
С момента, когда координатно-кодовые развертки приняли новое состояние, интегратор 4 и генератор 9 приведены к исходным потенциалам. На выходах компараторов 5 и б отсутствует напряжение, что соответствует запрету для прохождения тактовых импульсов через логическую схему.
Напряжение, пропорциональное интегралу
5 сигнала, содерн ащегося в анализируемом элементе pHcTpë, с выхода интегратора 4 одногременно поступаст на IBB входа компараторов, куда также подаются напряжения, сформированные генератором 9 эталонных напря10 женпй. Появление напряжения на выходах компараторов (плп хотя бы одного пз нпх) позволяет логической схеме пропустить тактовый импульс и перейтп к анализу нового участка светового ноля. В информационном пла15 не выход компаратора 5 соответствует наличию сигнала в анализируемой точкс. а шяход компаратора б — отсутствию его.
Действительно, прп последовательном методе анализа справедливо следующее математи20 ческос соотношение, описывающее окончание анализа где Х" — отношение правдоподобия, составленное по и выборкам; а, P — ошибки первого и второго рода соответственно.
396002
Предмет изобретения
А1п +В/
) Vd+ о а А 1п +--В1, U — текущее значение сообщения; г — время.
Составитель С. Вольнова
Техред Е. Борисова
Корректор Л. Чуркина
Редактор Т. Иванова
Заказ 3604,15 Изд. ¹ 970 Тираж 678 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Учитывая стационарный характер помехи и присущее ей свойство эргодичностп, путем нес loiKllhIx преобразований можно получить два други., неравенств» где А и  — коэффициенты, зависящие от предельных значений сигнала и помехи;
Выполнение первого из этих неравенств означает присутствие сигнала в анализируемом сообщении, выполнение второго — отсутствие его при заданных достоверностях анализа, Представленные неравенства по сути дела являются основой алгоритма предлагаемого устройства.
Устройство для обнаружения оптических сигналов, содержащее диссектор, вход которого через блок координатно-кодовых развер10 ток соединен с логической схемой, усилитель, подключенный к выходу диссектора, и генератор тактовых импульсов, соединенный с одним из входов логической схемы, отличающееся тем, что, с целью увеличения чувствительно15 сти, выход усилителя через интегратор, один из входов которого подключен к выходу логической схемы, соединен с входами двух компараторов, другие входы которых связаны с генератором эталонных напряжений, а выхо20 ды компараторов подключены к входам логической схемы, при этом вход генератора эталонных напряжений соединен с выходом логической схемы.

