Запоминающее устройство

 

377873

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое or авт. свидетельства K

Заявлено 11.XII.1970 (№ 1603358/18-24) с присоединением заявки ¹вЂ”

Приоритет

Опубликовано 17ЛЧ.1973. Бюллетень № 18

Дата опубликования описания 13.Ч1.1973

М. Кл. G llс 9/00,,/»

Комитет по делам изобретений и открытий прн Совете Министров

СССР

УДК 681.327.6 (088.8) Авторы изобретения

В. И. Корнейчук, А. В. Городний и Е. Н. Сосновчик

Заявитель

Киевский ордена Ленина политехнический институт им. 50-летия Великой Октябрьской социалистической революции

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области запоминающих устройств.

Известно запоминающее устройство, содержащее накопитель, соединенный с разрядными формирователями и адресным дешифратором, подсоединенным к регистру адреса, постоянный запоминающий блок с подключенными к нему дополнительным деши фратором адреса и регистром слова, основной регистр слова, подсоединенный к блокам кодирования и декодирования, связанным с разрядными формирователями.

Для повышения надежности работы устройства в него введен дополнительный регистр слова, выходы которого подключены к управляющим входам кодирующего и декодирующего блоков, а входы дополнительного дешифратора соединены с регистром адреса.

Указанные отличия позволяют повысить надежность работы устройства.

На чертеже изображена блок-схема запоминающего устройства.

Устройство содержит накопитель 1, сое1(иненный с,разрядными формирователями 2, адресный дешифратор 8, регистр адреса 4, который имеет адресный вход 5, блок декодирования б, блок местного управления (БМУ)

7, один из входов которого соединен с выходом 8 блока декодирования б, вход 9 и выход

10 блока местного управления БМУ 7 связаны с регистром адреса 4 и с разрядными формирователями 2. Блок декодирования 6 по управляющему входу 11 соединен с дополнительным регистром слова 12 постоянного запоминающего блока (ПЗБ) 18, дополнительный дешифратор 14 адреса которого соединен с выходом регистра адреса 4. Выход 15 регистра слова 12 соединен с управляющим входом блока кодирования 16, ин10 формационный вход которого соединен с выходом регистра слова 17, имеющего информационные вход 18 и выход 19. Информ ационный выход 20 блока декодирования б соединен со входом регистра слова 17.

15 Устройство работает следующим образом.

В качестве корректирующего кода выбран код Хэмминга. В начальном состоянии, когда число отказов в накопителе 1 равно нулю, блоки декодирования б и кодирования 16 ра20 ботают так, что применяемый корректирующий код имеет минимальную мощность, например, может только обнаруживать одну ошибку. Предположим, что при работе накопителя 1 произошел отказ в некоторой

25 ячейке. При обращении к отказавшей ячейке накопителя 1 на вход 5 регистра адреса 4 подается адрес искомой ячейки. Адрес поступает на дешифратор 8 адреса накопителя 1 и дешифратор 14 ПЗБ 18 с ручной сменой

30 информации. Величина константы, которая

377873 хранится B ПЗБ 13, характеризует мощность корректирующего кода для управления работой блоков декодирования б и кодирования 1б при обращении к этой ячейке. Содержимое ячейки накопителя 1, к которой было направлено обращение, передается через разрядные формирователи 2 на блок декодирования б. К этому моменту блок декодирования б по своему управляющему входу 11 подготовлен содержимым регистра слова 12

ПЗБ 13 в соответствии с мощностью корректирующего кода для данной ячейки. Декодированное слово через выход 20 поступает в регистр слова 17 и далее на информационный выход 19. Если число отказов в ячейке стало превышать мощность применяемого к ней корректирующего кода, блок декодирования б выдает соответствующий сигнал блокировки на БМУ 7 и сигнал по выходу 8 в устройство управления ЦВМ о том, что информация потеряна в ячейке накопителя 1, адрес которой находится в регистре адреса 4.

Одновременно выдается сигнал через выход

10 БМУ 7 о необходимости замены содержимого ячейки ПЗБ 18 по адресу, совпадающему с находящимся в регистре адреса 4. Содержимое ПЗБ 18 изменяется в сторону увеличения мощности корректирующего кода для данной ячейки памяти. После соответствующего ручного измен ения содержимого

ПЗБ 13 на БМУ 7 через вход 9 выдается сигнал, по которому происходит запись информации в отказавшую ячейку с применением более мощного корректирующего кода. Пере5 запись осуществляется через блок декодирования б, регистр слова 17 и блок кодирования

1б. Если регистр адреса состоит из регистра младших разрядов адреса и регистра старших разрядов адреса, в ПЗБ 18 подается

10 адрес, образующийся только в регистре старших разрядов, Предмет изобретения

15 Запоминающее устройство, содержащее накопитель, соединенный с разрядными формирователями и адресным дешифратором, подсоединенным к регистру адреса, постоянный запоминающий блок с подключенными к не20 му дополнительными деши фратором адреса и регистром слова, основной регистр слова, подсоединенный к блокам кодирования и декодирования, связанным с разрядными формирователями, отличающееся тем, что, с

25 целью повышения надежности работы устройства, в него введен дополнительный регистр слова, выходы которого подключены к управляющим входам кодирующего и декодирующего блоков, а входы дополн ительного

ЗО дешифратора соединены с регистром адреса.

Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх