Устройство для проверки ферритовых матриц

 

О П И С А Н И Е З768И

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

--Ah8

Бл

Зависимое от авт. свидетельства №

Заявлено ЗО.Ч111.1971 (№ 1691342/18-24) с присоединением заявки №

Приоритет

Опубликовано 05.1Ч.1973. Бюллетень № 17

Дата опубликования описания 5.VI.1973

М. Кл. G 11с 29/00

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.327.66i(088.8) Авторы изобретения

Ф. И. Пашковский и М. С. Грайфер

Заявитель

УСТРОЙСТВО ДЛЯ ПРОВЕРКИ ФЕРРИТОВЫХ МАТРИЦ

Изобретен ие относится к области вычислительной техники и может быть использовано для проверки запоминающих устройств ЦВМ.

Известно устройство для проверки ферритовых матриц, содержащее блок управления, соединенный с блоками регистра адреса, дешифраторов, усилителей считывания и б::оком контроля, и генераторы импульсов тока, входы которых подключены к соответствующим выходам блока управления. При исполь- 10 зовании этого устройства область хранения информации определяется с помощью плавного изменения амплитуды импульсов тока.

Недостатками известного устройства являются низкая точность определения амплиту- 15 ды импульсов тока и трудность автоматизации режима проверки ферритовых матриц, Целью изобретения является автоматизация режима проверки ферритовых матриц.

Поставленная цель достигается путем того, что предложенное устройство содержит в каждом генераторе импульсов тока N оконечных каскадов с амплитудой импульсов, пропорциональной 2", .где и — номер каскада (n=.1, 2, ...., N), переключатели и имитаторы 25 нагрузки. Выходы оконечных каскадов соединены с первыми входами соответствующих переключателей, вторые входы которых подключены к блоку управления. При этом первые выходы переключателей соединены со 30 входом блока дешифраторов, а вторые — с имитаторами нагрузки.

Блок-схема предложенного устройства изо бр ажен а на чертеже.

Устройство содержит блок управления 1, блок регистра адреса 2, блок дешифраторов

8, проверяемую ферритовую матрицу 4, блок контроля 5, блок усилителей считывания б, формирователи генераторов импульсов тока

7, 8, оконечные каскады генераторов импульсов тока 9-:14, переключатели 15 —:20 и имитаторы нагрузки 21 —:26.

Блок управления 1 предназначен для выработки необходимых импульсов и потенциалов, управляю щих работой остальных блоков. Блок 1 соединен с блоками 2, 8, 5, и б, формирователями 7, 8 и вторыми входами переключателей 15 —:20.

Блок регистра адреса 2 предназначен для последовательного выбора обмоток проверяемой матрицы 4 и представляет собой ряд тирггеров, ра ботающих в,режиме счетчика.

Бло к дешифраторов 8 предназначен для выбора соответствующей обмотки данной координаты матрицы 4. Проверяемая матрица

4 соединена с блоком усилителей считывания б.

Блок контроля б предназначен для контроля соответствия записанной и считываемой

376813

3 информации. Блок контроля 5 соединен е блоком 1.

Блок усилителей считывания б предназначен для усиления считанного сигнала и осуществления его амплитудновременной селекции и соединен с блоком 5.

Формирователи генераторов импульсов тока 7, 8 формируют передний и задний фронты и вершинины импульса при заданной длительности импулсьа. Выход формирователя 7 соединен со входами оконечных каскадов

9 — 11, а выход формирователя 8 — со входами оконеч.ных каскадов 12 — 14.

Оконечные каскады 9 — 14 предназначены для,генерирования стабилизированных импульсов тока, амплитуда импульсов которых пропорциональна 2",,где n — номер каскада (n=1., 2, ....,N). Так оконечные каскады 9 и

12 имеют номер 1 и генерируют импульсы с минимальной амплитудой (2 =2), каскады

10 и 18 имеют номер 2 и генерируют импульсы с амплитудой, в два раза большей (2 =4).

Последние каскады П и 14 имеют номер N u генерируют импульсы с максимальной амплитудой (2 ), Число N зависит от .необходимой точности, что определяет:минимальную дискретность «а» — величину амплитуды тока оконечных каскадов 9, 12, и максимальной величины амплитуды им пульсов тока, которая равна сумме амплитуд всех каскадов данного генератора тока (2 +2 +...+2v) ° г

Число генераторов тока (на чертеже условно,показано два) определяется используемой системой выборки, на пример, в системе выборки 2,5Д их должно быть четыре и т. д.

Выходы оконечных каскадов 9 — 14 соединены с первыми входами переключателей

15 — 20, предназначенных для коммутации выходов оконечных каскадов 9 — 14, т. е. соединения их л ибо с соответствующими входами блока дешфираторов 8, либо с имитаторами нагрузки. В качестве переключателей могут быть использованы реле. Первые выходы переключателей 15 — 17 объединены и соединены со входом блока дешифратора 8. Первые выходы переключателей 18 — 20 объед инены и соединены с входом бло ка дешифраторов 8. Вторые выходы переключателей

15 —:20 соединены с имитаторами нагрузки

21 —: 2б.

Имитаторы нагрузки 21 —:2б предназначены для сохранения режима работы оконечных каскадов 9 —:14 при отключении их выходов от блока дешифраторов 8. Для сохранения режима работы формирователей импульсов

7, 8 входы оконечных каскадов 9 — 14 присоединены к ним постоянно, поэтому для сохранения режима, работы оконечных каскадов

9 — 14 необходимо, чтобы и нагрузка этих каскадов также не менялась.

Устройство .работает следующим образом.

При определении области хранения информации оператор с помощью набора элементов, управляющих работой аереключателей

15 —:20, устанавливает граничные значения амплитуд импульсов тока. При этом блок управления 1 подает управляющие сигналы на вторые входы переключателей 15 —:20. Выбранные переключатели соединяют выходы соответствующих оконечных каскадов с входом блошка дешифраторов 8, определяя тем самым амплитуду импульсов тока, которые подаются на ферритовые сердечники матрицы 4. Не выбранные переключатели соединяют выходы остальных оконечных каскадов с имитаторами нагрузки.

Предмет изобретения

Устройство для проверки ферритовых .матриц, содержащее блок управления, соединенный с блоками регистра адреса, дешифраторов, усилителей считывания и блоком контроля, и генераторы импульсов тока, входы которых подключены к соответствующим выходам блока управления, отличающееся тем, что, с целью автоматизации режима:проверки матриц, оно содержит в каждом тенераторе импульсов тока N оконечных каскадов с амплитудой импульсов, п ропорциональной

2 ", где n — номер каскада (n=1, 2,...,N), пере ключатели m имитаторы нагрузки; выходы оконечных каскадов соединены с первыми входами соответствующих переключателей, вторые входы которых подключены к блоку управления; при этом первые выходы переключателей соединены со входом блока деш ифраторов, а вторые выходы подключены к имитаторам нагрузки.

376813

Составитель Ю. Розенталь

Редактор Л. Утехина

Техред Т. Курилко

Корректор Г. Запоро ке11

Заказ 1606/16 Изд, Ко 391 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )K-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Устройство для проверки ферритовых матриц Устройство для проверки ферритовых матриц Устройство для проверки ферритовых матриц 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх