Запоминающее устройствовс?^союзнаяr'f"-<-;;?t - ':n''fi'^vv/"tjli .4 i \м i bd -11.л«я sir«lt«flечблиотена

 

О П И С А Н И Е 33360I5

ИЗОБРЕТЕНИЯ

Союз Советских

Сакизлистических

Республик

Зависимое от авт. свидетельства №

Заявлено 29.V,1970 (№ 1446084/18-24) М. Кл. G llс 29/00 с присоединением заявки №

Приоритет

Опубликовано 21 111.1972. Б1оллетень № 11

Дата опубликования описания 20ЛЧ.1972

Комитет по лелем изобретений и открытий при Совете Министров

GCuP

УДК 681 327 6(088 8) Автор изобретения

А. И. Долгов

Заявитель

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Известно запоминающее устройство (ЗУ), содержащее оперативный накопитель, подключенный через блок воспроизведения к регистру числа, блок контроля достоверности информации.

Недостатком известного ЗУ является то, что при обнаружении отказа в цепи чтения ЗУ не может быть использовано и требует ремонта.

Предложенное ЗУ отличается от известного тем, что регистр числа выполнен на триггерах со счетными входами, к которым подключен выход блока контроля достоверности информациии.

Такие отличия позволяют повысить надежность устройства путем обеспечения возможности коррекции отказов, возникающих в цепях чтения.

Функциональная схема описываемого ЗУ представлена на чертеже.

ЗУ содержит оперативный накопитель 1, блоки 2 записи и 3 воспроизведения, регистр числа 4, блок 5 выдачи кодов, числовую магистраль б, блок 7 контроля достоверности информации с выходом 8, блок управления 9 с выходами 10, 11, 12.

Цепи приема информации, записываемой в

ЗУ, и блок выбора адреса на чертеже не показаныы.

Регистр числа 4, в отличие от известного

ЗУ, выполнен на триггерах со счетными входами. Вход блока контроля 7 подключен к выходам регистра числа 4, à его выход 8 подан на вход блока управления 9 и на счетные входы триггеров регистра числа 4.

5 Функционирование ЗУ удобно пояснить на следующем примере. Пусть разрядность чисел, хранимых в ЗУ, равна четырем, и информация контролируется на четность количества единиц в числе (то есть предусмотрен дополни10 тельный признак четности) .

Рассмотрим процесс чтения числа 01010, т. е. числа 0101 с признаком четности, равным нулю.

15 При реализации режима чтения на управляющий вход блока 8 воспроизведения с выхода 11 блока управления 9 подается разрешающий сигнал, и информация принимается на регистр числа 4. Если в процессе чтения

20 ошибки не возникают (что фиксируется блоком 7 контроля четности), то по разрешающим сигналам, появляющимся на выходах 12 и 10 блока управления 9, число с регистра 4 через блок б выдачи поступит в числовую магист25 раль б, а через блок записи 2 — в оперативный накопитель 1 для восстановления (регенерации) .

Если же в процессе чтения произошла ошибка, то могут представиться два случая.

З0 1. Имеет место отказ (для определенности—

333605

Составитель В. Рудаков

Техред 3. Тараненко

Редактор Б. Панкина

Корректоры: Е. Ласточкина и В. Петрова

Заказ 1004/17 Изд. № 400 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Я(-85, Раушская наб., д. 4j5

Типография, пр. Сапунова, 2 все время выдается нуль в цепи считывания младшего разряда) .

Тогда число в ЗУ вЂ” 01010, а в регистре 4 ч и сл а — 01000.

Так как признак четности не соответствует количеству единиц в числе, то ошибка будет зафиксирована блоком контроля 7.

По сигналу недостоверности информации, возникающему на выходе 8 блока контроля 7, блок управления 9 переводится в режим обеспечения коррекции, при этом на его выходе

l2 сигнал выдачи кода не появляется.

В режиме коррекции по сигналу, поступающему с выхода 8 блока контроля 7 на счетные входы триггеров регистра числа 4, осуществляется инвертирование считанного кода, а по сигналам, появляющимся на выходах

10 и 11 блока управления 9, обеспечивается (с помощью блока 2 записи и 8 воспроизведения) регенерация информации в накопителе

1 и ее повторное считывание. При этом число

01010 изменяется следующим обр азам:

01000 (в регистре числа 4), 10111 (после инвертирования), 10111 (в ячейке) и 10101 (снова в регистре числа 4).

Так как признак четности вновь не соответствует количеству единиц в числе, на выходе

8 блока контроля 7 вновь возникает сигнал, который, как и в предыдущем случае, обеспечивает инвертирование кода (так как поступает на счетные входы триггеров регистра числа 4) и переводит блок управления 9 в режим окончательного восстановления (регенерации) и выдачи информации (при этом формируются сигналы на выходах 10 и 12, поступающие на управляющие входы блоков 2 записи и б вы5 дачи). При этом выбранное нами для примера число 01010 претерпевает следующие изменения: 10101 (в регистре числа 4), 01010 (после инвертирования), 01010 (в ячейке ЗУ и числовой магистрали б), 10 Нетрудно видеть, что за счет систематичности проявления отказа ошибка устранена. В

ЗУ восстановлена (а также выдана в числовую магистраль) правильная информация.

2. Имеет место сбой. Ошибка аналогичным

15 образом фиксируется блоком контроля 7, реализуется инвертирование, и повторное считывание информации. Признаком наличия сбоя (а не отказа) является отсутствие сигнала на выходе 8 блока контроля 7 при повторном счи20 тывании, Предмет изобретения

Запоминающее устройство, содержащее оперативный накопитель, подключенный через

25 блок воспроизведения к регистру числа, блок контроля достоверности информации, соединенный с блоком управления, отличающееся тем, что, с целью повышения надежности устройства, регистр числа выполнен на тригге30 рах со счетными входами, к которым подключен выход блока контроля достоверности информации.

Запоминающее устройствовс?^союзнаяrf-<-;;?t - :nfi^vv/tjli .4 i \м i bd -11.л«я sir«lt«flечблиотена Запоминающее устройствовс?^союзнаяrf-<-;;?t - :nfi^vv/tjli .4 i \м i bd -11.л«я sir«lt«flечблиотена 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх