Всесоюзная * паштиз-теш!—ё^^й^штшл

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Саеетских

Социалистических

Республик

Зависимое от авт. свидетельства №вЂ”

Заявлено 28,1"..1970 (№ 1436781/18-24) с присоединением заявки №вЂ”

Приоритет—

М. Кл, С llс 29, 00

Комитет по лелем изобретений и открытий прн Ссеете 1йниистрое

СССР

УДК 681.327.6(088.8) Опубликовано 10.Xll.1971. Бюллетень М 1 за 1972

Дата опубликования описания 16.111.1972

Автор изобретения

В. В. Мартынов

BCECQK)>gpя

8АТЕ3 Щ- т т .--;, :

Заявитель

УСТРОЙСТВО ДЛЯ ПРОВЕРКИ МАТРИЦ

НА ФЕРРИТОВЪ|Х СЕРДЕЧНИКАХ

Предлагаемое устройство может быть использовано для проверки ферритовых матриц накопителя.

Известны устройства, осуществляющие про верку матриц при помощи «тяжелого кода». 5

Запись «тяжелого кода» в них производится либо поадресно через специальные логические схемы, либо подачей в провод считывания IIDGверяемой матрицы тока, достаточного для отеремагничивания сердечников. Однако эти 10 устройства не обеспечивают достаточной эффективности контроля, так как осуществляют проверку ферритовых матриц при помощи обычного теста «тяжелый код». При этом полярность импульса суммарной помехи со- 15 впадает с полярностью сигнала считанной «I», т. е. с увеличением помехи при считывании имеет место увеличения cvI нала.

Цель изобретения — обеспечить наибольIIIyn эффективность контроля матриц на фер20 ритовых:сердечниках при помощи «тяжелого кода», в котором по одному из адресов вместо

«О» записывается «1», и при считывании инфор мации ло этому адресу суммарная помеха вычитается нз сигнала «1», образуя, таким

25 образом, наименьшую считанную «1».

Эта цель достигается подключением дополнительного формирователя двухполярных токовых импульсов к обмотке считывания прове- 50 ряемой матрицы, работающего одновременно с формирователями выборки.

Схема устройства приведена на чертеже.

Формирователи (, управляемые дешифраторамп 2, соединены с координатными обмотками проверяемой матрицы 8 и служат для подачи полутоков «чтения» и «записи» согласно адресу, установленному в регистре адреса 4.

Формирователь 5 соединен с обмоткой считыBBHI.H матрицы через коммутатор б, отключающий при записи усилитель считывания 7, и предназначен для подачи в матрицу двухполярных токовых импульсов. Полярность этих импульсов выбирается в зависимости от адреса схемой управления 8, которая обеспечивает также синхронность работы элементов устройства. Схема контроля 9 устройства останавливает устройство для возникновения ошибки.

Работа устройства p III каждого a 1Ie0 осуществляется в два такта.

В первом такте в проверяемую матрицу записывается «тяжелый кол». Для этого по адресу, установленному в регистре адреса 4, в соответствующие координатные обмотки матрицы 8 из формирователей 1 подаются полутоки «чтение» и «запись» и одновременно из формирователя 5 подаются два разнополярных токовых импульса, полярность которых выбирается схемой управления 8 таким образом, чтобы скомпенсировать ток считывания.

323804

Предмет изобретения

Оил дка О

Составитель В, Вакар

Техред А. Камышннкова

Корректор И. Шматова

Редактор Л. Утехина

Зака 899 Изд. № 1795 Тираж 448 Подписное

ИНИИПИ Комитета,по делам изобретений и открытий при Совете Министров СССР

Москва, 5К-З5, Раушская наб., 4/5

Типография № 24 Главполиграфпрома, Москва, Г-19, ул. Маркса-Энгельса, 14

Амплитуда первого импульса, подаваемого в обмотку считывания, равна Imlm — ток, достаточный для переключения сердечника), а амплитуда вгорого импульса — 3/21. Таким образом, на выбранный сердечник действует разность токов 3|21 — Im, В результате он осгается в положении «1», а во всех остальных сердечниках записывается «тяжелый код».

Во втором такте производится считывание

«1» выбранного сердечника. Сигнал «1» через коммутатор б проходит на усилитель считывания 7 и далее на схему контроля 9. При возникновении ошибки устройство останавливается.

Аналогично производится проверка по всем адресам накопителя, 5 Устройство для проверки матриц на ферритовых сердечниках, содержащее регистр адреса, соединенный через дешифратор адреса с формирователями токовых импульсов, соединенных с координатными обмотками матрицы, 1ð и усилитель считывания, соединенный с обмоткой считывания, отличающееся тем, что, с целью получения считанного сигнала с .максимальной нескомпенсированной помехой для увеличения эффективности контроля, к обмотГ5 ке считывания проверяемой матрицы подключен дополнительный формирователь двухполярных токовых импульсов.

Всесоюзная * паштиз-теш!—ё^^й^штшл Всесоюзная * паштиз-теш!—ё^^й^штшл 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх