Устройство для контроля

 

Ьс оо" .7„-.дя.ч т к

0 те ;;::с я

27И4 1 о п-и-" л-н-и с

ИЗОБРЕТЕНИЯ

Союа Соввтоииа

Соииалистичвски» распублин

Х АВТОРСХОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 06.lll.1969 (№ 1316156/18-24) с присоединением заявки №

Приоритет

Опубликовано ОЗ.VII.1970. Бюллетень ¹ 22

Дата опубликования описания б.Х.1970

Кл. 21а1, 37/04

21а, 36/18

МПК G 11с 29/00

Н 03k

УДК 681.327.66(088.8) Нсмитвт оо делам иаобрвтвиий и открытиб ори Соввтв Министров

СССР

Авторы изобретения

В. Е. Хавкин и Г. В. Дубровский

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

Изобретение относится к области запоминающих устройств.

Известно устройство для контроля адресных дешифраторов магнитных оперативных запоминающих устройств (МОЗУ).

Однако это устройство контролирует работу только первой ступени адресной дешифрации МОЗУ, не позволяет контролировать работу координатных ключей на второй ступени дешифрации и требует большого количест ва оборудования.

Цель изобретения — создание устройства для .встроенного контроля всей адресной части МОЗУ, выходная ступень дешифрации которого питается от генератора напряжения.

В предложенном устройстве эмиттеры всех нижних координатных ключей объединены вместе и соединены с контрольным элементом.

К контрольному элементу присоединен один вход дефференциального усилителя, на другой вход которого подается зависимое от колебаний температуры опорное напряжение, равное падению напряжения от тока выборки на контпольном элементе при нормальной работе МОЗУ. Оба выхода дифференциального усилителя соединены с триггером индикации неисправности адресной части МОЗУ.

На чертеже показано устройство для контроля.

Формирователь 1 формирует импульсы напряжения определенной длительности, верхние 2 и нижние 8 координатные ключи, эмиттеры которых соединены между собой, открываются заранее. Импульс напряжения создает в нагрузке 4, например диодно-магнитном дешифраторе, ток, амплитуда которого в момент переключения ячейки дешифратора определяется сопротивлением этой ячейки. Ток, протекая через контрольный элемент 5 (например, резистор, трансформатор), создает на нем падение напряжения, которое подается на один из .выходов дифференциального усилителя б, на другой вход которого подается напряжение с источника 7 опорного напряжения. Опорное напряжение равно падению напряжения на контрольном элементе от тока выборки при нормальной работе МОЗУ. Ввиду того, что сопротивление переключаемой ячейки зависит от температуры окружающей

20 среды, опорное напряжение зависит от температуры по тому же закону, что и ток в дешифраторе. Чтобы избежать нежелательного влияния выброса тока выборки после перемагничивания нагрузки на работу усилителя, 25 последний имеет импульсное питание, которое подается только в момент переключения нагрузки. Ооа выхода усилителя соединены с триггерами 8 и 9, один из которых переключается при отсутствии тока в нагрузке, другой—

30 при наличии двойного тока в нагрузке, Предмет изобретения

Устройство для контроля раооты адресной части запоминающего устройства, отличопоцееся тем, что, с целью повышения надежности работы и локализации неисправности, эмиттеры Вссх нижних координатных ключей соединены между собой и с контрольным элементом, к которому присоединен один из входов дифференциального усилителя, его другой вход соединен с источником температурно зависимого опорного напряжения, а выходы усилителя соединены с триггерами индикации неисправности адресных схем запоминающего устройства.

Редактор Л. А. Утехина Составитель А. А. Соколов Корректор И. С. Хлыстова

Заказ 2794)8 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская паб., д. 4/5

Типография, пр. Сапунова, 2

Устройство для контроля Устройство для контроля 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх