Всесоюзная .

 

союз Советсиик

ОП ИСА-НИЕ

ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

323776

Социалистическик

Республик

"с +4» .

Зависимое от авт, свидетельства №вЂ”

Заявлено 16Х1.1970 (№ 1450583/18-24) с присоединением заявки №вЂ”

Приоритет—

М. Кл. G 0617/52

Комитет по илам йзобретеиир и открыток при Совете Министров

СССР

УДК 681.325.57(088.8) С публиковано 10.XII.1971. Бюллетень № 1 за 1972

Дата опубликования описания 9.VI.1972

Автор

:изобретения

В. И. Заровский

Заявитель

РЕГИСТР МНО)КИТЕЛЯ,2

Изобретение относится к области вычислительной техники и мсжет быть использовано при разработке арифметических устройств

ЭЦВМ.

Известен регистр множителя, в котором с целью определения конца умножения при

:пврем ножени и целых чисел выходы всех разрядов регистра объединены на схеме «ИЛИ», а выход этой схемы подан на блок управлення. Умножение прсюращается, если в региспре ,множителя не останется .ни одной единицы, и на,выходе схемы «ИЛИ» появится нулевой сигнал.

Однако такое устройство не может работать с дробными числами, так как в этом случае необходимо, чтобы число сдвигов было определенным и не зависело от кода множителя.

С целью устранения этого, недостатка в предлагаемом регистре множителя вводится дополнительно один старший разряд и в,него перед началом умножения записывается еди,ница, которая в процессе умножения сдвигается вместе с кодом множителя. Анализируется содержимое всех разрядов регистра, кроме младшего. Умножение заканчивается, когда во всех указанных разрядах окажутся нули. Наличие дополнительной единицы обеспечивает проведение полного числа сдвигов

:независимо от кода множителя.

На чертеже представлена функциональная схема регистра множителя.

Он состоит из @двигаю щего регистра 1, дополнительного разряда 2, соединенного с уп5 равляющим входом устройства 3 и схемы

«ИЛИ» 4.

Выход дополнительного разряда 2 подключен ко входу старшего разряда регистра 1 и ко

10 входу схемы «ИЛИ» 4. К остальным входам этой схемы подключены:выходы всех разрядов регистра 1, кроме младшего. Выход схемы

«ИЛИ» 4 подан в блок управления.

I5 Устройство работает следующим образом.

Перед началом умножения в регистр 1 заносят код множителя, а в дополнительный разряд 2 записывают единицу. При этом на выходе схемы»«ИЛИ» 4 будет сигнал «1», раз20 решающий выполнение сдвигов.

B п р о0ц еeс с е e у мМнНоож е нНи я кKоoд множителя сдвигается в сторону младших разрядов. Независимо от кода множителя на,выходе схемы

«ИЛИ» сигнал «1» остается до тех пор, пока

25 единица, первоначально записанная в дополнительном разряде 2, не окажется в самом младшем разряде. После этого на выходе схемы «ИЛИ» 4 возникает сигнал «О», запрещающий выполнение сдвигов и останавливаюзо щии умноя»ение.

323776 деления конца умножения, он дополнительно содержит (п+1)-й разряд в сдвигающем регистре, выход которого соединен со входом n-ro разряда сдвигающего регистра и со входом. схемы «ИЛИ», а вход — с управляющим входом устройства.

Составитель И. Долгушева

Техред А. Камышникова Корректор Е. Михеева

Редактор Л. Утехина

Заказ 898 Изд. № 1794 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, K-35, Раушская наб., д. 4/5

Типография № 24 Главполиграфпрома, Москва, Г-19, ул. Мархса — Энгельса, 14

Предмет изобретения

Регистр множителя, содержащий п-разрядный сдвигающий регистр, выходы каждого разряда которого, кроме младшего, соединены с соответствующими входами схемы

«ИЛИ», отличающийся тем, что, с целью опре1 !

t !

Всесоюзная . Всесоюзная . 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх