Феррит-диодный сумматор параллельногодействия
И9
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик сысою".н", Л лис 1-а! ъа Ь! &.л:.
Зависимое от авт. свидетельства №, 14
Заявлено 16.1.1967 (№ 1126545/26-24) с присоединением заявки №
Приоритет
Опубликовано 17Х.1968. Бюллетень № 17
Дата опубликования описания 8ХИ1.1968
061
Комитет по делам изобретений и открытий при Совете Министров
СССР
81.325.54 (088.8) Авторы изобретения
Г. И. Дмитракова и Е. И. Ильяшенко
Заявитель
ФЕРРИТ-ДИОДНЫЙ СУММАТОР ПАРАЛЛЕЛЬНОГО
ДЕЙСТВИЯ ментов в зависимости от наличия илп отсутствия переноса в предыдущем разряде. Если есть перенос Пт т, то информация будет считана с универсального элемента П и передача
5 дальше, если перенос отсутствует, то импульс тока считывания поступает на универсальный элемент 1.
Выходы универсальных элементов соединяются определенным образом и поступают
10 на входы простого логического элемента разделения сигналов суммы и переноса 111.
Иа выходах универсальных элементов в зависимости от значений слагаемых и сигнала
15 переноса возникают сигналы.
Вход на элемент разделения сигналов суммы и переноса
П;
А;
В;
25
Известны феррит-диодные сумматоры с ключами сквозного переноса и без ключей сквозного переноса, использующие феррит-диодные элементы трансформаторного и дроссельного типа.
Предложенный феррит-диодный сумматор параллельного действия отличается тем, что выходы универсальных логических элементов, соответствующие всем возможным сочетаниям сигналов суммы и переноса, связаны с входами логического элемента разделения сигналов суммы и переноса, выходы которого, соответствующие отсутствию и наличию переноса, подключены к входным шинам универсальных логических элементов следующего разряда.
Такой сумматор содержит меньшее количество, элементов на разряд и обеспечивает более высокое быстродействие.
На фиг. 1 представлена принципиальная блок-схема предложенного сумматора; на фиг. 2 — схема элемента формирования сигналов суммы и переноса.
Запись чисел осуществляется одновременно на два универсальных элемента в каждом разряде, т, е. i-ый разряд чисел (А,, В, ) поступает одновременно на соответствующие входы универсальных элементов I и 11.
Считывание в этом разряде будет производиться с одного из двух универсальных элеП;
П;
П;
П;
П;
П;
П;
П1
218519
Анализ таблицы показывает, что отсутствие или наличие переносов из предыдущего разряда приводит к тому, что токовый импульс переноса поступает на верхний или нижний, соответственно универсальный элемент последующего разряда. Результат суммирования в каждом разряде записывается на элемент III.
В прямом коде этот результат может быть считан с ферритового сердечника Сь в инверсном коде — с сердечника С2. Последующие разряды совершенно аналогичны i — му.
Схема является полностью ферритдиодной и. как показали эксперименты, обладает высоким быстродействием (частота работы 1 лгц и выше). Результат суммы по всем разрядам получается в течение одного периода рабо ы элементов.
Предмет изобретения
Феррит-диодный сумматор параллельчого действия, содержащий два универсальных логических элемента, каждый из которых содержит входные шины записи сигналов слагаемых и сигналов наличия или отсутствия переноса соответственно, и логический элемент разделения сигналов суммы и переноса, отли1р чаюи1ийся тем, что, с целью упрощения устройства и повышения быстродействия, выходы универсальных логических элементов, соответствующие всем возможным сочетаниям сигналов суммы и переноса, связаны с входами ло15 гического элемента разделения сигналов сум мы и переноса, выходы которого, соответствующие отсутствию и наличию переноса, подключены к входным шинам универсальных логических элементов следующего разряда.
218519
Составитель И. Н. Горелов
Редактор Е. В. Семанова Текред Т. П. Курилко Корректоры: В. В. Крылова и С. А. Башлыкова
Заказ 2!05/18 Тираж 530 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2


