Способ изготовления моп-интегральных схем
Способ изготовления МОП-интегральных схем, включающий осаждение на нагретую полупроводниковую подложку со сформированными активными областями и подзатворным диэлектриком слоя металлизации ионно-плазменным методом в две стадии, с толщиной слоя на первой стадии 10-40 нм, формирование рисунка металлизации, отличающийся тем, что, с целью улучшения электрофизических характеристик интегральных схем за счет уменьшения фиксированного заряда в подзатворном диэлектрике, осаждение слоя металлизации проводят при температуре подложки 523-573 K, при этом к подложке прикладывают отрицательное напряжение смещения 40-75 В на первой стадии и 80-120 В на второй стадии.
Похожие патенты:
Изобретение относится к микроэлектронике и предназначено для изготовления интегральных схем
Изобретение относится к технологии изготовления металлизированной разводки в интегральных схемах
Изобретение относится к полупроводниковой электронике, в частности к технологии изготовления полупроводниковых приборов
Способ изготовления интегральных схем // 1393233
Изобретение относится к MOS полупроводниковому запоминающему устройству, в частности к полупроводниковому устройству, повышающему высокотемпературную стабильность силицида титана, применяемого для изготовления вентильной линии полицида в DRAM (памяти произвольного доступа)
Способ магнетронного распыления // 2114487
Изобретение относится к области тонкопленочной технологии и предназначено для использования в микроэлектронике и интегральной оптике
Изобретение относится к электронной технике, более конкретно - к технологии производства интегральных схем (ИС) на кремнии, и может быть использовано для изготовления выпрямляющих и омических контактов к мелкозалегающим p-n переходам и межсоединений
Способ изготовления элементов структур очень малого размера на полупроводниковой подложке // 2168797
Изобретение относится к микроэлектронике
Способ изготовления твердотельного прибора // 2189088
Изобретение относится к полупроводниковой электронике и может быть использовано при изготовлении твердотельных приборов и их электродов
Способ напыления рельефных подложек // 2229182
Изобретение относится к плазменной технологии производства изделий микроэлектроники и может быть использовано для процесса металлизации структур с субмикронными размерами элементов
Изобретение относится к области электронной техники, микроэлектроники и может быть использовано для формирования поверхностных омических контактов в тонкопленочных полевых транзисторах, элементах памяти, солнечных элементах на барьере типа Шоттки и др