Адаптер интерфейсов

 

Предлагаемая полезная модель относится к вычислительной технике и может быть использована для сопряжения устройств передачи и приема информации. Адаптер интерфейсов содержит дешифратор, формирователь сигналов управления, двунаправленный усилитель, модуль формирования стробов адресов записи, первый регистра приема, делитель частоты, формирователь синхроимпульсов, генератор опорной частоты, первый модуль формирования и упаковки данных, первый регистр передачи блок приемопередатчиков, второй регистр приема, второй модуль формирования и упаковки данных, второй регистр передачи. Для повышения производительности при передачи информации, обеспечения преобразования цифровых сигналов передаваемых из ПЭВМ по каналу «Манчестер-2» в цифровые сигналы стандарта LVDS, а также обеспечения преобразования цифровых сигналов принимаемых из канала LVDS в цифровые сигналы ТТЛ уровня, упаковку и выдачу по каналу «Манчестер-2» в ПЭВМ в адаптер интерфейсов введены дешифратор, формирователь сигналов управления, двунаправленный усилитель, модуль формирования стробов адресов записи, делитель частоты, формирователь синхроимпульсов, первый и второй модули формирования и упаковки данных, второй регистр передачи, блок приемопередатчиков.

Предлагаемая полезная модель относится к вычислительной технике и может быть использована для сопряжения устройств передачи и приема информации.

Известно «Устройство для сопряжения ЭВМ с абонентами» [RU 2020568 U1 опубл. 30.09.94] Оно содержит группу канальных блоков, группу элементов ИЛИ, генератор тактовых импульсов, распределитель сигналов управления, дешифратор управления.

Наиболее близким по технической сущности к предлагаемому устройству сопряжения является «Устройство сопряжения» [RU 108664 U1 опубл. 20.09.11], содержащее генератор опорной частоты, блок приемников, блок усилителей передатчиков, регистр сдвига, счетчик, первый регистр приема, второй регистр приема, регистр передачи, первый выход блока приемников шиной соединен с первым входом первого регистра приема и первым входом второго регистра приема, выходы первого и второго регистров приема шиной соединены, соответственно с первым и вторым входами регистра передачи, выход которого подключен шиной к первому входу блока усилителей передатчиков, второй выход блока приема соединен с первым входом счетчика, первый выход которого соединен со вторым входом первого регистра приема, второй выход счетчика соединен со вторым входом регистра приема, третий выход счетчика подключен к четвертому входу регистра передачи и второму входу блока усилителей передатчиков. Выход генератора опорной частоты подключен к третьему входу регистра передачи и второму входу регистра сдвига, к первому входу которого подключен третий выход блока приемников, выход регистра сдвига подключен к третьему входу блока усилителей передатчиков, причем первый, второй и третий входы блока приемников являются входами устройства сопряжения, первый, второй и третий выходы блока усилителей передатчиков являются первым, вторым и третьим выходами устройства сопряжения.

Недостатками известных устройств является отсутствие возможности принимать, преобразовывать цифровые сигналы стандарта LVDS в цифровые сигналы ТТЛ уровня, упаковывать и выдавать по каналу «Манчестер-2» в ПЭВМ и как следствие низкая производительность при передачи информации.

Техническим результатом предлагаемого адаптера интерфейсов является повышение производительности при передачи информации в канал «Манчестер-2» за счет наличия возможности подключения к каналу LVDS, управления, упаковки и выдачи данных непосредственно в ПЭВМ наряду с возможностью преобразование цифровых сигналов передаваемых из ПЭВМ по каналу «Манчестер-2» в цифровые сигналы стандарта LVDS.

Сущность предлагаемой полезной модели состоит в том, что адаптер интерфейсов обеспечивает преобразование цифровых сигналов передаваемых из ПЭВМ по каналу «Манчестер-2» в цифровые сигналы стандарта LVDS, а также обеспечивает преобразование цифровых сигналов принимаемых из канала LVDS в цифровые сигналы ТТЛ уровня, упаковку и выдачу по каналу «Манчестер-2» в ПЭВМ и содержит дешифратор, формирователь сигналов управления, двунаправленный усилитель, модуль формирования стробов адресов записи, первый регистра приема, делитель частоты, формирователь синхроимпульсов, генератор опорной частоты, первый модуль формирования и упаковки данных, первый регистр передачи блок приемопередатчиков, второй регистр приема, второй модуль формирования и упаковки данных, второй регистр передачи.

Новым в адаптере интерфейсов является введение дешифратора, формирователя сигналов управления, двунаправленного усилителя, модуля формирования стробов адресов записи, делителя частоты, формирователя синхроимпульсов, первого и второго модуля формирования и упаковки данных, второго регистра передачи, блока приемопередатчиков.

Выход дешифратора шиной соединен с первым входом модуля формирования стробов адресов записи. Причем вход дешифратора является первым входом устройства. Выход двунаправленного усилителя соединен с первым входом регистра приема. Причем вход двунаправленного усилителя является третьим входом/выходом устройства. Выход модуля формирования стробов адресов записи шиной соединен с третьим входом первого регистра приема, выход которого подключен шиной к третьему входу первого модуля формирования и упаковки данных. Первый выход модуля формирования и упаковки данных шиной соединен с первым входом первого регистра передачи. Первый выход первого регистра передачи шиной соединен с первым входом блока приемопередатчиков. Выход формирователя сигналов управления соединен со вторым входом модуля формирования стробов адресов записи, со вторым входом первого регистра приема, с третьим входом двунаправленного усилителя, с четвертым входом формирователя синхроимпульсов, с четвертым входом первого модуля формирования и упаковки данных, с четвертым входом первого регистра передачи, с четвертым входом второго регистра передачи, с четвертым входом второго модуля формирования и упаковки данных, с четвертым входом второго регистра приема и с четвертым входом блока приемопередатчиков. Причем вход формирователя сигналов управления является вторым входом устройства. Выход генератора опорной частоты подключен ко входу делителя частоты, первый, второй и третий выходы которого подключены к первому, второму и третьему входам формирователя синхроимпульсов соответственно. Первый и второй выходы формирователя синхроимпульсов подключены к первому и второму входам соответственно первого модуля формирования и упаковки данных. Второй и третий выходы первого модуля формирования и упаковки данных подключены ко второму и третьему входам соответственно первого регистра передачи. Второй и третий выходы первого регистра передачи подключены ко второму и третьему входам соответственно блока приемопередатчиков. Первый, второй и третий выходы блока приемопередатчиков являются четвертым, пятым и шестым входами/выходами устройства.

Четвертый выход блока приемопередатчиков шиной подключен к первому входу второго регистра приема. Пятый и шестой выходы блока приемопередатчиков подключены ко второму и третьему входам соответственно второго регистра приема. Первый выход второго регистра приема шиной подключен к первому входу второго модуля формирования и упаковки данных. Второй и третий выходы второго регистра приема подключены ко второму и третьему входам соответственно второго модуля формирования и упаковки данных. Первый выход второго модуля формирования и упаковки данных шиной подключен к первому входу второго регистра передачи. Первый выход второго регистра передачи шиной подключен ко второму входу двунаправленного усилителя.

На фиг.1 изображена функциональная схема предлагаемого адаптера интерфейсов.

Адаптер интерфейсов содержит дешифратор 1, формирователь сигналов управления 2, двунаправленный усилитель 3, модуль формирования стробов адресов записи 4, регистр приема 5, делитель частоты 6, формирователь синхроимпульсов 7, генератор опорной частоты 8, первый модуль формирования и упаковки данных 9, первый регистр передачи 10, блок приемопередатчиков 11, второй регистр передачи 12, второй модуль формирования и упаковки данных 13, второй регистр приема 14. Выход дешифратора 1 шиной соединен с первым входом модуля формирования стробов адресов записи 4. Причем вход дешифратора 1 является первым входом устройства. Выход двунаправленного усилителя 3 соединен с первым входом регистра приема 5. Причем вход двунаправленного усилителя 3 является третьим входом/выходом устройства. Выход модуля формирования стробов адресов записи 4 шиной соединен с третьим входом первого регистра приема 5, выход которого подключен шиной к третьему входу первого модуля формирования и упаковки данных 9. Первый выход модуля формирования и упаковки данных 9 шиной соединен с первым входом первого регистра передачи 10. Первый выход первого регистра передачи 10 шиной соединен с первым входом блока приемопередатчиков 11. Выход формирователя сигналов управления 2 соединен со вторым входом модуля формирования стробов адресов записи, со вторым входом первого регистра приема 5, с третьим входом двунаправленного усилителя 3, с четвертым входом формирователя синхроимпульсов 7, с четвертым входом первого модуля формирования и упаковки данных 9, с четвертым входом первого регистра передачи 10, с четвертым входом второго регистра передачи 12, с четвертым входом второго модуля формирования и упаковки данных 13, с четвертым входом второго регистра приема 14 и с четвертым входом блока приемопередатчиков 11. Причем вход формирователя сигналов управления 2 является вторым входом устройства. Выход генератора опорной частоты 8 подключен ко входу делителя частоты 6, первый, второй и третий выходы которого подключены к первому, второму и третьему входам формирователя синхроимпульсов 7 соответственно. Первый и второй выходы формирователя синхроимпульсов 7 подключены к первому и второму входам соответственно первого модуля формирования и упаковки данных 9. Второй и третий выходы первого модуля формирования и упаковки данных 9 подключены ко второму и третьему входам соответственно первого регистра передачи 10. Второй и третий выходы первого регистра передачи 10 подключены ко второму и третьему входам соответственно блока приемопередатчиков 11. Первый, второй и третий выходы блока приемопередатчиков 11 являются четвертым, пятым и шестым входами/выходами устройства. Четвертый выход блока приемопередатчиков 11 шиной подключен к первому входу второго регистра приема 14. Пятый и шестой выходы блока приемопередатчиков 11 подключены ко второму и третьему входам соответственно второго регистра приема 14. Первый выход второго регистра приема 14 шиной подключен к первому входу второго модуля формирования и упаковки данных 13. Второй и третий выходы второго регистра приема 14 подключены ко второму и третьему входам соответственно второго модуля формирования и упаковки данных 13. Первый выход второго модуля формирования и упаковки данных 13 шиной подключен к первому входу второго регистра передачи 12. Первый выход второго регистра передачи 12 шиной подключен ко второму входу двунаправленного усилителя 3. Адаптер интерфейсов работает следующим образом:

По магистральной шине данных последовательного интерфейса «Манчестер-2» поступают слова адреса (А0А9) на вход дешифратора 1. Преобразованные слова адреса перетранслируются на вход модуля формирования стробов адресов записи 4, где формируются стробы адресов записи. Стробы адресов записи поступают на третий вход первого регистра приема 5.

По магистральной шине данных на вход двунаправленного усилителя 3 поступают слова данных. С выхода двунаправленного усилителя 3 слова данных перетранслируются на первый вход первого регистра приема. По переднему фронту стробов записи информация записывается в регистры.

С выхода первого регистра приема 5 слова данных поступают на третий вход первого модуля формирования и упаковки данных 9. Опорная частота с выхода генератора опорной частоты 8 поступает на вход делителя частоты 6. Набор опорных частот (f0, f1, f2), служащий для управления быстродействием упаковки и передачи информации, с выходов делителя частоты 6 перетранслируются на входы формирователя синхроимпульсов 7. В формирователе синхроимпульсов 7 из преобразованной частоты формируются синхроимпульсы СИ-1 и СИ-2 в соответствии с условием временной расстановки и с первого и второго выхода поступают на первый и второй вход первого модуля формирования и упаковки данных 9, где происходит формирование шестнадцатиразрядного слова данных в соответствии с условием временной расстановки, а также упаковка. С первого, второго и третьего выходов первого модуля формирования и упаковки данных 9 слово данных и два синхроимпульса СИ-1 и СИ-2 поступают на первый, второй и третий входы первого регистра передачи 10, где производится их запись.

С первого, второго и третьего выходов первого регистра передачи 10 слово данных и два синхроимпульса СИ-1 и СИ-2 поступают на первый, второй и третий входы блока приемопередатчиков 11, где преобразуются в сигналы стандарта LVDS и далее на низковольтную дифференциальную шину.

Управление двунаправленным усилителем 3, модулем формирования стробов адресов записи 4, первого регистра приема 5, формирователя синхроимпульсов 7, первого модуля формирования и упаковки данных 9, первого регистра передачи 10, блока приемопередатчиков 11, второго регистра передачи 12, второго модуля формирования и упаковки данных 13 и второго регистра приема 14 осуществляется сигналами управления сформированными в формирователе сигналов управления 2.

На четвертый, пятый и шестой входы/выходы устройства по низковольтной дифференциальной шине поступают слова данных и два синхроимпульса СИ-1 и СИ-2 стандарта LVDS. В блоке приемопередатчиков 11 преобразуются в сигналы ТТЛ и с четвертого, пятого и шестого выходов поступают на первый, второй и третий входы второго регистра приема. Со второго регистра приема 14 сигналы перетранслируются на первый, второй и третий входы второго модуля формирования и упаковки данных 13. После формирования и упаковки данные поступают на первый вход второго регистра передачи 12. С выхода второго регистра передачи 12 данные поступают на второй вход двунаправленного усилителя 3 и далее в магистральную шину данных последовательного интерфейса «Манчестер-2».

Таким образом, достигается повышение производительности при передачи информации в канал «Манчестер-2» за счет наличия возможности подключения к каналу LVDS, управления, упаковки и выдачи данных непосредственно в ПЭВМ наряду с возможностью преобразование цифровых сигналов передаваемых из ПЭВМ по каналу «Манчестер-2» в цифровые сигналы стандарта LVDS.

Адаптер интерфейсов, содержащий генератор опорной частоты, первый регистр приема, второй регистр приема, регистр передачи, отличающийся тем, что введены дешифратор, формирователь сигналов управления, двунаправленный усилитель, модуль формирования стробов адресов записи, делитель частоты, формирователь синхроимпульсов, первый и второй модуль формирования и упаковки данных, второй регистр передачи, блок приемопередатчиков, выход дешифратора шиной соединен с первым входом модуля формирования стробов адресов записи, причем вход дешифратора является первым входом адаптера интерфейсов, выход двунаправленного усилителя соединен с первым входом первого регистра приема, причем вход-выход двунаправленного усилителя является третьим входом/выходом адаптера интерфейсов, выход модуля формирования стробов адресов записи шиной соединен с третьим входом первого регистра приема, выход которого подключен шиной к третьему входу первого модуля формирования и упаковки данных, первый выход модуля формирования и упаковки данных шиной соединен с первым входом первого регистра передачи, первый выход первого регистра передачи шиной соединен с первым входом блока приемопередатчиков, выход формирователя сигналов управления соединен со вторым входом модуля формирования стробов адресов записи, со вторым входом первого регистра приема, с третьим входом двунаправленного усилителя, с четвертым входом формирователя синхроимпульсов, с четвертым входом первого модуля формирования и упаковки данных, с четвертым входом первого регистра передачи, с четвертым входом второго регистра передачи, с четвертым входом второго модуля формирования и упаковки данных, с четвертым входом второго регистра приема и с четвертым входом блока приемопередатчиков, причем вход формирователя сигналов управления является вторым входом адаптера интерфейсов, выход генератора опорной частоты подключен ко входу делителя частоты, первый, второй и третий выходы которого подключены к первому, второму и третьему входам формирователя синхроимпульсов соответственно, первый и второй выходы формирователя синхроимпульсов подключены к первому и второму входам соответственно первого модуля формирования и упаковки данных, второй и третий выходы первого модуля формирования и упаковки данных подключены ко второму и третьему входам соответственно первого регистра передачи, второй и третий выходы первого регистра передачи подключены ко второму и третьему входам соответственно блока приемопередатчиков, первый, второй и третий выходы блока приемопередатчиков являются четвертым, пятым и шестым входами/выходами адаптера интерфейсов, четвертый выход блока приемопередатчиков шиной подключен к первому входу второго регистра приема, пятый и шестой выходы блока приемопередатчиков подключены ко второму и третьему входам соответственно второго регистра приема, первый выход второго регистра приема шиной подключен к первому входу второго модуля формирования и упаковки данных, второй и третий выходы второго регистра приема подключены ко второму и третьему входам соответственно второго модуля формирования и упаковки данных, первый выход второго модуля формирования и упаковки данных шиной подключен к первому входу второго регистра передачи, первый выход второго регистра передачи шиной подключен ко второму входу двунаправленного усилителя.



 

Наверх