Управляемый делитель частоты импульсов
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскии
Социалистических
Республик »746937
У, "1 Г =, 1 «"Д О!!!ц !" (,"4 (6! ) Дополмительиое к авт. свид-ву (22) Заявлено 30.12,77 (2 ) 2561490/18 — 21 с присоединением заявки N (23) Приоритет (51)M. Кл.
Н 03 К 23/ОО
Государственный комитет
СССР но долам изобретений и открытий (53) УДК 621374..4 (088.8) Опубликовано 07.0780. Бюллетень,% 2с
Дата опубликования описания 07.07.80 (72) Авторы изобретения
Я. К. Гохштейн и Э. E. Блиндер (7!) Заявитель (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ
Изобретение относится к автоматике, вычислительной технике, радиотехнике, ядерной электротехнике. Оно может быть использовано в радиометрической аппаратуре, устройствах синхронизации и в цифровых синтезаторах частот.
Известны управляемые делители частоты импульсов (1) и 12)., Так, в первом из известных устройств в цепь записи кода вводится дополнительный блок задержки состояший из определителя длительности входного сигнала и максимальной задержки во всех разрядах счетчика (11.
Однако это устройство обладает ограниченным быстродействием.
Из известных управляемых делителей частоты наиболее близкий по технической сушности к изобретению делитель частоты, содержаший счетчик импульсов со схемой записи кода и триггер, один из установочных .входов тсот рого соединен с выходом сигнала переноса счетчика импульсов, другой его установочный вход объединен со счетным входом счетчика импульсов, а выход триггера соединен со входом разрешения записи кода счетчика импульсов (2) В этом делителе запись кода происходит в промежутке между действующими импульсами на входе делителя. Такое устройство имеет следующий недостаток: запись кода в промежутке между действуюшими импульсами на входе делителя частоты ограничивает его быстродействие, так как для нормальной работы необходимо выполнение неравенства
Т Ф +Т +Е +pi и" ъп "зт 3сх.е асмп иип. ) (1) где Тп — промежуток между действующими импульсами, — задержка распространения сигнала пеьн реноса в счетчике, тà — время переключения триггера, ЗТ
Ф с,! - задержка прохождения сигнала в схеме записи, ц„ии длительность записываюшего импульса.
Минимальный период следования Тмин входных импульсов равен
Тмин = и + Тп . (2) где Ф вЂ” длительность входных действуюших г импульсов. (4) 45
3 7
Мак, их>аль>г>я час нпа раииа
> >эх Г,„„,ц <„ >1 "У ДУХЪ 5 >I Инп
Как видно иэ выражения (3), для максимальной частоты повторения входных импульсов 4 5п У 5сх э 3(мп и> п ограничивает быстродействие дечителя частоты.
Цель изобретения — повышение быстродействия.
Поставленная цель достигается тем, что в
-управляемый делитель частоты импульсов, содержащий счетчик импульсов с записью кода и триггер, первый установочный вход которого соединен с выходом сигнала переноса счетчика импульсов с записью кода, введены дополнительный триггер, дешифраторы и дополнительный счетчик импульсов с записью кода, счетный вход которого объединен со счетным входом счетчика импульсов с записью кода и подключен к входной шине, выход сигнала переноса дополнительного счетчика импульсов с записью кода соединен со вторым установочным входом триггера и с первым установочным входом дополнительного триггера, второй установочный вход которого соединен с выходом сигнала переноса счетчика импульсов с записью кода, а третьи установочные входы триггера и дополнительного триггера подключены к шине начальной установки, лри этом выход триггера соединен с первым входом разрешения дополнительного счетчика импульсов с записью кода, а выход дополнительного триггера — с первым, входом разрешения счетчика импульсов с записью кода, разрядные выходы которого соединены со входами первого дешифратора, выход которого подключен ко второму входу разрешения дополнительного счетчика импульсов с записью кода, разрядные выходы которого соединены со входами второго дешифратора, выход которого подключен ко второму входу разрешения счетчика импульсов с записью кода.
На чертеже представлена структурная электрическая. схема управляемого делителя частоты.
Управляемый делитель частоты содержит счетчик 1 импульсов со схемой записи кода, триггер 2, первый дешифратор 3, дополнительный счетчик 4 импульсов со схемой записи кода, дополнительный триггер . 5 и второй дешифратор б. Выход триггера 2 является выходом устройства.
Устройство работает следуюшим образом.
Импульсом с шины 7 начальной установки триггер 2 устанавливается в "единивое" состояние и счетчик 4 заполняется импульсами счетной частоты входной шины 8, а триггер
5 устанавливается в "нулевое" состояние и запрешает заполнение счетчика 1 входными импульсами. ll3 вь>ходе цешифратора 6 вы4b937 4 деляется импульс раныде импульса переноса счеPIHKB 4 и запишет код, пос упаюший по входу в счетчик 1. При переполнении счетчика 4 на его выходе сформируется сигнал переноса, который установит триггер " в нулевое состояние, а триггер 5 — в "единичное".
Начнется заполнение с етчика 1 импульсами входной частоты, а заполнение. счетчика 4 будет запрешено. На выходе дешифратора
1о 3 выделится импульс раньше импульса переноса счетчика 1 и запишет код, поступаюший по входу 10 в счетчик 4. При переполнении счетчика 1 на его выходе сформируется сигHBJI переноса и установит триггер 2 в "единичное" состояние, а триггер 5 — в "нулевое".
Снова начнется заполнение счетчика 4, и заполнение счетчика 1 импульсами входной частоты будет запрещено и тд.
На выходе управляемого делителя частоты выделится импульс, частота повторения которого обратно пропорциональна сумме.. кодов к> + к (где к> — код, поступаюший по входу 9, а к, код, поступающий по входу
10), а его длительность пропорциональна коду
Быстродействие предлагаемого управляемого делителя частоты определяется только временной задержкой сформированного сигнала разрешения счета счетчика относительно заднего фронта импульса счетной частоты, Эта временная задержка составляет
ЬР Ъп ьт > где I-5p — временная задержка сигнала разрешения счета счетчика относительно заднего фронта импульса счетной частоты.
Учитывая изложенное, минимальный период следования входных импульсов для этого делителя частоты определяется как т = +/ +( иии. и ьи ьт > а максимальная частота следования входных импульсов будет равна
1 макс Ф Ь1н+ "bp (s) В выражении максимальной частоты повторения отсутствуют члены t „u t „и„„, что и определяет повышение быстродействия предлагаемого делителя по сравнению с быстродействием известного, взятого за прототип. Кроме того, имеется возможность изменения длительности импульса сигнала на выходе ll три1тера 2 в пределах изменения кода, поступаюшего по входу 9.
Кроме этого, предлагаемый управляемый делитель обладает более широкими функциональными возможностями, так как позволяет в эаииси.".ости от кодов, подаваемых иа вход устройства, изменять не только коэффициент
74(1937
П ИИПИ Заказ 3975/53 Тираж 995 Подписное
Филиал П11П "Патент", г. Ужгород, ул. Проектная, 4
;ге ILíèÿ, и > и,т и сльио, ть выхощиих им сов.
Формула изобретения
Управляемый делитель частоты импульсов, содержащий счетчик импульсов с записью кода и триггер, первый установочный вход которого соединен с выходом сигнала переноса счетчика импульсов с записью кода, о т л и ч а юшийся тем, что, с целью повышения быстродействия, в него введены дополнительный триггер, дешифраторы и дополнительный счетчик импульсов с записью кода, счетный вход которого объединен, со счетным входом счетчика импульсов с записью кода и пддключен к входной шине, выход сигнала переноса дополнительного счетчика импульсов с записью кода соединен со вторым установочным входом триггера и с первым установочным входом дополнительного триггера, второй установочный вход которого соединен с выходом сиг нала переноса счетчика импульсов с записью
6 кола, а третьи установи>пи и. входы триггера и дополнительного т рип ера подключены к шине начальной устан 1вки> при этом выход триггера соединен с первым входом разрешения дополнительного счетчика импульсов с записью кода, а выход дополнительного триггера — с первым входом разрешения счетчика импульсов с записью кода, разрядные выходы которого соединены со входами первого дешифратора, выход которого подключен ко второму входу раэрещения-:дополнительного счетчика импульсов с записью кода, разрядные выходы которого соединены со входами второго дешифратора, выход которого подключен ко второму входу разрешения счетчика импульсов с записью кода, Источники информации, принятые во внимание при экспертизе
1. Горн Л. С; и др. Узлы радиометрической аппаратуры на интегральных схемах. М., Атомиэдат, 1973, с. 134, рис. 311 а.
2. Угрюмов Е. П. Элементы и узлы ЭЦВМ.
М., "Высшая школа", 1976, с. 218, рис. 10.27 (прототип),


