Оперативное запоминающее устройство

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ () 515159

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61)Дополнительное к авт. свид-ву (22) Заявлено15 01.75 (21) 2097138/24 с присоединением заявки № (23) Приоритет (43) Опубликовано 25 05 76Бюллетень № 19 (45) Дата опубликования описания 11.08.76 (51) М. Кл. (".; 11С 11/00

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 681.327 (088.8) (72) Автор изобретения

В. Я. Литуев (71) Заявитель Всесоюзный научно-исследовательский институт н геофизики (54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к запоминающим устройствам.

Известно оперативное запоминающее устройство, содержащее запоминающие блоки выходы одного из которых подключены к 5 входам регистра, элементы И, и.ИЛИ и элементы задержки.

В этом устройстве могут быть использованы интегральные запоминающие ячейки с небольшим количеством дефектов, а также (0 отсутствует возможность восстановления работоспособности устройства при возникновении новых неисправностей.

Цель изобретения — повышение надежности работы и эффективной емкости устрой- 15 стса.

Йля ее осуществления предлагаемое уст ройство содержит реверсивный сдвигающий регистр, первые входы которого через соот4 ветствующие элементы„ИЛИ подключены к 20 выходам другого запоминающего блока, выходы регистра соединены с одними входами элементов И первой и второй групп, другие

Н входы которых подключены к соответствующим управляющим шинам, а выходы через хо

2 к элементы задержки и элементы ИЛИ соединены соответственно с вторыми и третьими входами реверсивного сдвигающего регистра.

На чертеже изображена блок-схема предложенного устройства.

Устройство содержит запоминающий блок

1, служащий для хранения информации об отказах электронных элементов, запоминающий блок 2 предназначенный для хранения оперативной информации, регистр 3, элементы И 4 первой группы, элементы задержФ

II ки 5, элементы ИЛИ 6 элементы И 7 вто рой группы, элементы И 8 третьей группы, служащие для сдвига числа вправо, элеменI ты задержки 9 элементы ИЛИ 10, элемен4 ты И 11 четвертой группы, служащие для сдвига влево, триггеры 12, элементы ИЛИ

13, Элементы И 8 и 11 и триггеры 12 о6разуют реверсивный сдвигающий регистр 14.

Первые входы регистра 14 через элементы ИЛИ 13 подключены к выходам блока 2, Выходы регистра 3 соединены с одними входами элементов И 4 и 7, другие входы которых подключены к управпяюшим шинам 15 и 16. Выходы элементов И 4 через элементы задержки 5 и эпементьРИЛИ, 6 соединены с вторыми входами регистра

, 14 так, что выход первого элемента И 4 . (певого на чертеже) подключен ко всем вто рым входам, выход второго — ко всем вхо- дам, начиная со второго разряда, третьего - с третьего разряда, и последнего— с входом последнего разряда регистра 14. 1Î

Выходы эпементов И 7 через элементы задержки 9 и эпементы ИЛИ 10 соединены с третьими входами регистра 14, так что выход первого элемента И 7 подкпз чен кс

1 всем третьим входам, выход второго - ко 15 всем третьим входам, нач п ая со второго разряда, третьего - с третьего разряда и последнего — с входом последнего разряда регистра 14.

Работа устройства в режимах записи и1 Я воспроизведения информации, Перед начапом работы в блоке 2 выяв-пяются неисправности и заносятся единиць в те разряды числа блока 1 по одноименным адресам с блоком 2, в которых 25 наблюдается отказ соответствуюшего раз: ряда чиспа в бпоке 2. Отказы бпока 1 на регистре 5 также представпяются единичными состояниями.

Р е ж и м з а п и с и и н ф о р м а- о, ц и и, По команде, при напичип кода адреса и оперативной информации в регистре

14, считывается код отказа из блока 1

»а регистр 3 и одновременно устанавпивается в состояние 0 соответствующая ад» и И 35 ресу чисповая линейка оперативной информации в блоке 2, Затем одиночный импульс из устройства управпения, поступая на шину 15 и некоторые входы эпементов И 4, 4О проходит только через те элементы Vi 4, другие входы которых открыты соответствуюшими триггерами регистра 3, установпеннь - ми B единичное состояние. Импульсы с выходов элементов И 4 задерживаются эпемен-.

45 тами задержки 5 дпя поочередного сдвига числа вправо (время задержки эпемен;. тов 5 увеличивается слева направо) и поступают поспедоватепьно, начиная со старших разрядов, на элементы ИЛИ 6 и эпементы И 8. Б результате разряды числа сдвигаются вправо стопько раз, сколько

4 триггеров регистра 3 установпено в единичное состояние, После этого число записывается в исправные разряды выбранной числовой линейки бпока 2.

При смене адресов процесс распредепе ния информации по исправным ячейкам повторяется.

Режим считывания инф о р м a u и и. По команде, при напичии кода адреса, считывается код отказа из блока 1 на регистр 3 и оперативный код из бпока 2 на регистр 14. Затем одиночный импульс из устройства управпения, поступающий на шину 16 и элементы 7, :проходит топько через те элементы 7, входы которых открыты триггерами регистра 3, установпенными в единичное состояние и отождествпенными с отказами в бпокак 1 и 2,. Импульсы с выходов элементов

И 7 задерживаются элементами задержки 9 (время задержки дпя каждого эпемента устанавпивают индивидуальна, увеличивая справа налево) и поступают поспедоватепьно, начиная с младших разрядов, на эпементы

ИЛИ 0 и эпементы,И 11. В результате разряды числа сдвигаются впево столько раз. скопько триггеров регистра 3 установлено в единичное состояние, Поспе окончания сверчки числа впево чиспо выдается по шинам 17 приема-выдачи информации.

Формупа изобретения

Оперативное запоминаюшее устройство, содержащее запомпнаюшие; блоки, выходы одного из которых подключены ко входам регистра элементы И и ИЛИ и элементы за1 Ф

Ж держки, о т и и ч а ю ш е е с я тем, чт с цепью повышения надежности работы и эффективной, емкости устройства, оно содержит реверсивный сдвигаюший регистр, первые входы которого через соответствуюшие м эпементы„ИЛИ подключены к выходам дру« гого запоминаюшего бпока, выходы регист ра соединены с одними входами эпементов г

И первой и второй групп, другие входы коTopbIK подключены к соответствуюшим управпяюшим шинам, а выходь: через элементы задержки и эпементы„ИЛИ соединены соответственно с вторыми и третьими входами реверсивного сдвигаюшего регистра.

515159

И д. М gg

Тираж 7(:3

По.дписное

Заказ

Цт(!И(П(! Государствеииого коиитсти С (ита Мииисгр III СССР

Ilo де:(зт(и:(А((т II III и итар((т((I

Москва, ! 303, и Р:!,;. . :., I и. (б, !

Составитель В Г даков редактор E,Ãîè÷að Техред 7, Kyp(iraco КорректоР Е, Г с- ккс во

Оперативное запоминающее устройство Оперативное запоминающее устройство Оперативное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх