Делитель частоты на п^
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
400038
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 09.XI.1971 (№ 1712837/26-9) с присоединением заявки №
Приоритет
Опубликовано ОЗ.Х.1973. Бюллетень № 39
Дата опубликования описания 18.11.1974
М. Кл. H 03k 23/02
Государственный комитет
Совета Министров СССР па делам изобретений
M OTKPblTHl|
УДК 621 374.32(088.8) Лвтор изобретения
В. И. Кочергин
Заявитель
ДЕЛИТЕЛЬ ЧАСТОТЫ HA n
Изобретение относится к импульсной технике, в частности к делителям частоты.
Известен делитель частоты, содержащий триггеры и многообмоточный трансформатор, связанный с шиной входного сигнала.
Цель изобретения — повышение помехозащищенности и расширение частотного диапазона работы.
Это достигается тем, что в делителе частоты дополнительно установлены триггер со счетным входом и блок переворота фазы входного сигнала, причем выходы управляемого делителя на (и+1) триггерах подключены к входам схемы совпадения «И», выход которой соединен со счетным входом дополнительного триггера, выходы которого подключены к блоку переворота фазы входного сигнала, включенному на входе трансформатора входного сигнала.
На чертеже приведена функциональная схема предлагаемого делителя частоты.
Делитель частоты на и е содержит: блок переворота фазы входного сигнала на транзисторах 1, 2 и диодах 3 — 6; управляемый делитель 7 на (и+1) триггерах и входном трансформаторе 8, схему совпадения «И» 9 с двумя входами; триггер 10 со счетным входом.
Входное прямоугольное напряжение U„x с отводом средней точки к эмиттерам транзи5 сторов 1 и 2 через блок переворота фазы поступает на первичную обмотку 11 или 12 входого трансформатора 8. Транзисторы 1, 2 управляются с противоположных плеч триггера 10. При открытом транзисторе 1 входное
10 напряжение поступает через разделительные диоды 3, 4 на обмотку 11, а открытом транзисторе 2 — через диоды 4, 5 — на обмотку 12.
Обмотки 11 и 12 подключены ко входному
15 напряжению в противофазе таким образом, что при переключении напряжения с одной обмотки на другую полярность напряжения на всех обмотках трансформатора 8 меняется на обратную. С одноименных плеч двух триг20 геров управляемого делителя частоты через схему совпадения «И» 9 сигнал поступает на счетный вход триггера 10.
На чертеже показано соединение входов схемы совпадения «И» 9 с первым и (и+1) 25 триггерами управляемого делителя для того, чтобы после начала поступления (и+1) полуволны входного напряжения, когда первый триггер и (и+1) триггер будут установлены в одинаковое положение, выдавался бы сиг30 нал на переворот триггера 10.
400038
Составитель. H. Герасимова
Текред 3. Тараненко
Корректор В. Брыксина
Редактор А. Батыгин
Заказ 262j17 Изд. № 89 Тираж 780 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр, Сапунова, 2
Предположим, что триггер 10 находился в таком положении, когда транзистор 1 открыт, а транзистор 2 закрыт.
В момент поступления начала (и+1) полуволны в устройстве произойдет переключение в первый (n+1) триггер станут в одинаковое положение, что приведет к перевороту триггера 10 и смене полярности напряжения на всех обмотках трансформатора. Смена полярности напряжения на выходных обмотках трансформатора приведет к подаче ((г+1) полуволны из правого кольцB плеч триггеров в левое и очередному переключению управляемого делителя в момент существования (и+1) полуволны входного напряжения.
При поступлении (n+1) полуволны входного напряжения управляемый делитель совершает подряд два переключения. После прихода (2n+1) полуволны входного сигнала все триггеры управляемого делителя вернутся в исходное состояние.
Предмет изобретения
Делитель частоты на и, содержащий управляемый делитель на (и+1) триггерах, 5 соединенных между собой через обмотки трансформатора входного сигнала, и схему совпадения «И», отличающийся тем, что, с целью повышения помехозащищенности и расширения частотного диапазона работы, в
10 нем дополнительно уст-новлены триггер со счетным входом и блок переворота фазы входного сигнала, причем выходы управляемого делителя на (и+1) триггерах подключены к входам схемы совпадения «И», выход которой
15 соединен со счетным входом дополнительного триггера, выходы которого подключены к блоку переворота фазы входного сигнала, включенному на входе трансформатора входного сигнала.

