Магнитный накопительный счетчик
ОПИСАНИЕ 3697)8
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
М. Кл. Н 03k 23/10
Заявлено 06.Х!!.1971 (№ 1721368126-9) с присоединением заявки №
Комитет па делам иаобретвний и открытиК прн Совете Министров
СССР
Приоритет
Опубликовано 08.ll.1973. Бюллетень № 10
Дата опубликования описания 23.IV.1973
УДК 681.3.055(088,8) Авторы изобретения
В. П. Лянзбург, Г. П. Иванова и В. Е. Куцанов
Заявитель
МАГНИТНЫЙ НАКОПИТЕЛЬНЪ|Й СЧЕТЧИК
Изобретение относится к области радиотехники, в частности к интегрирующим счетчикам времени, основанным на совместном применении магнитных сердечников и коммутирующих транзисторов.
Известен магнитный накопительный счетчик, содержащий формирователь, схемы интегрирования и считывания, выполненные на трансформаторе и транзисторах.
Однако известное устройство не отличается высокой точностью счета и термостабильностью работы.
С целью повышения точности термостабильности работы в предлагаемом счетчике выходные обмотки трансформаторов формирователя и схем интегрирования и считывания соединены встречно и через диод подключены на вход транзистора схемы считывания, причем параллельно считывающей обмотке между коллектором транзистора схемы считывания и минусом источника питания через развязывающий диод включен транзистор схемы интегрирования.
На чертеже представлена принципиальная схема предложенного устройства.
Устройство содержит источник входного сигнала (статический преобразователь) на транзисторах 1 и 2 и трансформаторе 8, формирователь входного сигнала на транзисторах
4 и 5, схемы интегрирования на транзисторе б и обмотках 7 и 8 трансформатора 9 и схемы считывания на транзисгоре 10 и обмотках 11 и 12 трансформатора 9.
Выходной импульс отрицательной полярно5 сти, полученньш дифференцированием напряжения с коллектора транзистора 2, поступает на вход формирователя входного сигнала, транзистор 4 которого работает в ключевом режиме.
10 В схеме интегрирования нормальным состоянием транзистора б является состояние насыщения.
Выходной импульс формирователя через диод 18» открытый транзистор б поступает на
15 интегрирующую обмотку 7 и способствует перемагничиванию сердечника. Если сердечник трансформатора 9 в течение времени перемагничивания не достигнет режима глубокого насьпцепия, то напряжение, трансформируемое
20 в его обмотку 8, отключает цепочку, состоящую из резистора 14 и диода 15, от выхода транзистора б.
По окончании намагничивания импульса формирователя э.д.с. самоиндукции, наводя25 щаяся на обмотке 7 трансформатора 9 при непрямоугольной петле гистерезиса сердечника, шунтируется через диод 18 и открытый транзистор б . Диод 15 остается закрытым в интервалы между импульсами формирователя
30 из-за шунтирования диодно-резисторной цепи
369718 переходом база-эмиттер открытого транзисстора.
При отсутствии входного сигнала транзистор
10 находится в режиме отсечки. На вход транзистора 10 подается разность выходных напряжений формирователя и схемы интегрирования. Результирующая положительная полярность напряжения отсекается диодом 16 и не проходит на вход транзистора 10, управление которым с помощью разностного напряжения обеспечивает отсечку положительных пиков в напряжении интегратора.
Схема МТИС при насыщении сердечника трансформатора 9 работает следующим образом.
Базовый ток транзистора 6 выбирается такой величины, что при работе сердечника трансформатора 9 на пологом участке характеристики транзистор б остается в режиме насыщения. При поступлении очередного n-ro импульса со схемы формирователя и достижении при его действии режима глубокого насыщения сердечника 9 ток коллектора транзистора б достигает максимального значения, при котором транзистор 6 переходит работать на линейный участок вольт-амперной характеристики. Это сопровождается перераспределением напряжения формирователя между транзистором б и обмоткой интегрирования и соответственно резким уменьшением напряжения на всех обмотках интегрирующего трансформатора 9.
Это нарушает равновесие между напряжениями формирователя и интегратора на входе транзистора 10 схемы считывания и приводит к отпиранию указанного транзистора за счет отрицательного напряжения с выходной обмотки 17 не скомпенсированного уменьшенным напряжением с обмотки 18. Приоткрывание транзистора 10 вызывает регенеративный процесс, который заканчивается полным его отпиранием и запиранием транзистора б напряжением, подаваемым с обмотки 8 трансформатора 9 через открытый диод 15.
По окончании прохождения импульса формирователя транзистор 10 поддерживается в открытом состоянии напряжением положительной обратной связи с обмотки 11, прило5 женным ко входу транзистора 10. В определенный момент времени сердечник трансформатора 9 достигает режима насыщения в противоположном направлении, напряжения на обмотках трансформатора 9 уменьшаются по
10 величине, что приводит к запиранию транзистора 10 и отпиранию транзистора б.
Работа транзисторов 6 и 10, интегратора и и накопителя в противофазе и гальваническая развязка цепей транзистора 6 от источника
15 постоянного напряжения позволяет использовать транзистор б для шунтирования обмотки
12 считывания, в результате чего предотвращается частичное размагничивание сердечника коллекторным током закрытого транзисто20 ра 10. С этой целью транзистор б через развязывающий диод 19 включается параллельно обмотке 12 трансформатора 9.
Включение диода 19 (терманиевото типа с малой величиной прямого сопротивления) уст25 раняет взаимное влияние схемы интегратора и считывания во всех режимах работы.
Предмет изобретения
1. Магнитный накопительный счетчик, со30 держащий формирователь, узел интегрирования и считывания, выполненные на трансформаторе и транзисторах, отличающийся тем, что, с целью повышения точности счета и стабильности работы, выходные обмотки транс35 форматора узла интегрирования и формирователя соединены встречно и через диод подключены ко входу транзистора узла считывания.
2. Магнитный накопительный счетчик по п. 1, отличающийся тем, что, с целью повыше40 ния термостабильности, между коллектором транзистора узла считывания и минусом источника питания через диод параллельно обмотке считывания включен транзистор узла интегрирования.
369718
Редактор Н. Хорина
Заказ 1077/15 Изд. № 1270 Тираж 780 Подписное
UHHHHH Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-З5, Раушская наб., д. 4(5
Типография, пр. Сапунова, 2
Составитель Л. Вагян
Техред Т. Курилко
Корректоры: Л. Новожилова и Е. Миронова


