Интегратор
400014 устройство содержит транзисторы 11 и 12. База транзистора 8 компенсирующего генератора через резистор 13 соединена со вторым источником питания, подключаемым к клемме
14, к которой подключена вторая обкладка интегрирующего конденсатора 9. Эмиттер транзистора 8 через резистор 15 связан с третьим источником питания, который присоединяется к клемме 16.
Второй источник входного напряжения, подключаемый к клемме 17, соединен с эмиттсром транзистора 1 через сдвоеп«ый стабилитрон 18 и резистор 19, через диод 20 — с базой транзистора 8, а через последовательную
RC-цепочку, состоящую из резистора 21 и конденсатора 22,— с базой транзистора 11 двухтранзисторного порогового устройства и через резистор 23 — с общей шиной.
1(оллектор транзистора 11 соединен с базой транзистора 12 и через резистор 24 — с клеммой 16 источника питания. Выходом интегратора является клемма 25.
Интегратор работает следующим образом.
При отсутствии входных напряжений конденсатор 9 находится в состоянии равновесия, так как через него протекают два равных и противоположно направленных начальных тока генераторов на транзисторах 1 и 8. При этом на выходной клемме 25 импульсы отсутствуют.
На входную клемму 5 подают однополярное напряжение U,„, мгновенное значение которого пропорционально одному из сом«ожителей, на клемму 17 — положительные импульсы U,,, амплитуда и скважность которых постоянны, а частота /„пропорциональ«а второму сомножителю (см. фиг. 2а).
При подаче явлений на клеммы 5 и 17 начинается разряд конденсатора 9. Разряд происходит в интервале 4, когда амплитуда положительных импульсов на эмиттере транзистора 1 и базе транзистора 8 равна нулю и оба транзистора открыты. В остальное время положительное напряжение, поступающее с клеммы 17 на эмиттер транзистора 1 и базу транзистора 8, запирает эти транзисторы и напряже«ие на конденсаторе 9 в интервале времени Т„остается постоянным (см. фиг. 2с) .
При наличии во входном напряжении на клемме 17 пьедестала верхний элемент стабилитрона 18 ограничивает это напряжение по минимуму (см. фиг. 2а,в). В момент появления или исчезпове«ия импульса t„на базе транзистора 11 формируется в виде коротких положительных импульсов опорное напряжение U», которое действует только в момент окончания импульса 4 (при окончании дозированного,разряда конденсатора 9). В этом случае, когда при разряде конденсатора 9 напряжение на нем делается близким по величине к опорному U„„, оставаясь при этом меньше него, переход эмиттер — база транзистора 11 приоткрывается. Однако коллекторный переход транзистора 11 остается запертым, поэтому транзистор 12 остается в за5
Зо
4 пертом состоянии. При следующем опорном импульсе напряжение эмиттер — база транзистора 11 может стать равным нулю. В этом случае коллекторный переход транзистора 11 приоткрывается, но из-за малого коллекторного тока, обусловленного начальным участком выходных характеристик транзистора 8, а также благодаря кратковременности действия импульсного опорного напряжения транзистор 12 и в этом случае не открывается (t, «а фиг. 2d). Полное открытие транзистора 11, развитие лавинообразного процссса нарастания его коллекторного тока и полное открытие транзистора 12 может произойти лишь в том случае, когда напряжение эмиттер — база транзистора 11 станет равным критическому значению, определяемому типом транзистора 11 (t> на фиг. 2d). В этом случае транзистор 11 работает в режиме усиления с общим эмиттером.
Таким образом, зона нечувствительности порогового устройства, обусловленная существенно нелинейным характером начального участка диодного перехода эмиттер — база транзисторов 11 и 12, предельно сокращается и определяется лишь длительностью импульса опорного напряжения. При этом практически не происходит потребления пороговым устройством тока из цепи конденсатора 9.
В момент открытия транзистора 12 в его коллекторной цепи (на выходной клемме 25) появляется импульс напряжения (см. фиг. 2а), длительность которого соответствует времени заряда конденсатора 9. После восстановления схемы в исходное состояние (заряда конденсатора 9 до напряжения, равного напряжению на клемме 16 источника питания), цикл повторяется.
Предмет изобретения
Интегратор, содержащий два источника входных напряжений, входной генератор тока на транзисторе, включенном по схеме с общей базой, эмиттер которого подключен через резистор к RC-цепочке первого источника входного напряжения и через второй резистор — к источнику напряжения питания, а коллектор соединен с одной обкладкой интегрирующего конденсатора, вторая обкладка которого подключена к одному из источников питания, через диод — со входом двухтранзисторного порогового устройства, и с коллектором транзистора компенсирующего генератора, база которого через резистор связана со вторым источником питания, а эмиттер через другой резистор подключен к третьему источнику питания, отличающийся тем, что, с целью повышения точности и расширения диапазона интегрирования, второй источник входного напряжения связан через дополнительно введенные сдвоенный стабилитрон и резистор с эмиттером транзистора входного генератора тока, через дополнительный диод — с базой транзистора компенсирующего генератора и
40() 014
Фиг 2
Составитель Ю. Еркин
Редактор А. Зиньковский
Корректор М, Коробова
Заказ 207 5 Изд. ¹ 40 Тира и 7Ч0 Пол 1иеное
ПНИИПИ Государственного комитета Совета Министров CCCP по делам изобретений и открытий
Москва, 5Ê-35, Раушская наб., д. 4!5
Типография, пр. Сапунова, 2 через вновь введенную последовательную
RC-цепочку — с базой первого транзистора двухтранзисторного порогового устройства, эмиттер которого через второй дополнительно введенный диод связан с точкой соединения коллекторов транзисторов входного и комис нсирующего генераторов тока и интегрирующего конденсатора.


