Частотно-импульсное дифференцирующее устройство
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Соеетекик
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 09.VII.1971 (№ 1679161118-24) с присоединением заявки №
Приоритет
Опубликовано 05.1/11.1973. Бюллетень № 29
Дата опубликования описания З,ХП.1973
М. Кл. G 06 7/ 18
Государственный комитет
Ссвета Министров СССР оа делам изааретений и открытий
УДК 681.142(088.8) Автор изобретения
Г. О. Паламарюк
Рязанский радиотехнический институт
Заявитель
ЧАСТОТНО-ИМПУЛЬСНОЕ ДИФФЕРЕН11 ИРУ1ОЩЕЕ
УСТРОЙСТВО
Изобретение относится к области автоматики и .вычислительной техники.
Известны частотно-импульсные дифференцирующие устройства, содержащие блок задержки, блэк вычитания, состоящий из схемы вычитания и схемы функциональной синхронизации, и источник вход ного сигнала с частотным и з на ковым,выхода ми.
Предложенное устройство отличается от известных тем, что в него введен блок определения знатока, од ин вход которого соединен со знаковым выходом источника входного сигнала, а другой — со знаковым выходом схемы вычитания, подключенной первым входом к выходу схемы функционалнной синхронизации, которая соединена через блок задержки с частотным выходом источни|ка входного сигнала, подключенного ко второму входу схемы вычитания и второму входу схемы функц иональной синхронизации.
Это обеспечивает возможность дифференцирования знакопеременных сигналов.
Блок-схема устройства при ведена на чертеже.
Устройство содержит блок задержки 1 на последовательно соединенных электронных делителях, блок вычитания 2, состоящий из схемы вычитания 3 и схемы функциональной синхронизации 4, и источни к входного сигнала 5 с частотным и знаковым выходами, блох определения знака б, входы которого соединены один со знако выщ выходом источника 5, а другой — со знаковым выходом схемы вычитания 8. Последняя подключена первым входом через последовательно соединенные схему функциональной синхронизации 4 и блок задержки 1 к частотному выходу источника 5, который соединен со вторым входом схемы вычитания 8 и вторым входом схемы функцио1п нальной синхронизации 4.
Устройство работает следующим образом.
Выходной сигнал F„(t) поступает одновременно на вход блока вычитания 2 и на вход блестка задержки 1, который осуществляет .за15 держалку входного сигнала F„(t) на величину
М = — (2и — 1). о
Сигнал с блока задержки 1 поступает на
2п второй вход блока вычитания 2. Величина Л/ блока за держки 1 может быть сделана как угодно большой путем увеличения числа электронных дел ительных устройств п. Пульсация длительности задеряски выходной частоты
25 F(t — At), равная величине
1o/Fо
1/F,(2ï — 1) 2п — 1 при этом может быть сдела на как угодно ма3Q лой. Иапользование в качестве вьачитающего
389516
Составитель Ю. Козлов
Техред Л. Грачева
Корректор М. Лейзерман
Редактор Л. Утехина
Заказ 3210, 11 Изд. № 75б Тираж 647 Подписное
ПНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, >К-35, Раушская наб., д. 4j5
Типография, пр. Сапунова, 2 блока устройства, способного обрабатывать неравномерные частоты, обеспечивает устранение дифференциального характера выходного сигнала всего устройства независимо от величины Л. Сглаживание пульсирующей частоты F„(t — At) осуществляется схемой функциональной синхронизации 4. Знак выходного сигнала определяется блоком определения знака б в за|висимости от значка входного сигнала и знака, определяемого схемой вычитания 8. Работа блока определения знака б описывается Булевой функцией «Логическая равнозначность».
Предмет изобретения
Частотно-им пульсное дифференцирующее устройство, содержащее блок задержки, блок вычитания, состоящий из схемы вычитания и схемы функциональной синхронизации, и источник входното GHpHBëà с частотным и знаковым выходами, отличающееся тем, что, с
5 гелью обеспечения возможности дифференцирования знакопеременных сигналов, в него введен блок определения знака, один вход которото соединен со знаковым выходом источни ка вход ного сигнала, а друтой — со знако10 вым выходом схемы вычитания, подключенной первым входом к выходу схемы функциональной синхронизации, которая соединена через блок задержки с частотным выходом источника входного сигнала, подключенного
15 ко второму входу схемы вычитания и второму входу схемы функциональной синхронизации,

