Буферный накопитель последовательного действия

 

37!6) 3

О П И СА Н И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВКДЕТЕДЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 23.1Ч.1 971 (¹ 1649849/18-24) с присоединением заявки №

Приоритет

Опубликовано 22 11.1973. Бюллетень № 12

Дата опубликования описания 5.IV.1973

М. Кл. G Ilc 9/00

Комитат по делам иаобретений и открытий при Совете Министров

СССР

УДК 681 327.6(088.8) Автор изобретения

В. С. Голубев

Заявитель

БУФЕРНЫЙ НАКОПИТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО ДЕЙСТВИЯ

Изобретение относится к области запоминающих устройств.

Известен буферный накопитель последовательного действия, содержащий блок памяти, подключенный к .выходам дешифратора адреса, и блок модификаций адреса, подсоединенный к логической схеме «НЕ».

Предложенный буферный накопитель последовательного действия отличается от известного reM, что,в нето введены генератор пачек импульсов и реверсивный счетчик, первый вход которого связан с генератором пачек импульсов, второй .вход подключен к выходу блока модификации адреса, а .выходы подсоединены к входам дешифратора адреса.

Такое вьгполнение позволяет упростить накопитель и уменьшить его габариты.

Н а фиг. 1 изображена блок- схем а буферного накопителя последовательного действия; на фиг. 2 показана временная диаграмма управляющих сигналов, Устройство содержит блок 1 памяти, подключенный к выходам дешифратора 2 адреса, реверсивный счетчик 8, первый .вход 4 которого связан с генератором 5 пачек импульсов, второй вход 6 подключен, к выходу блока 7 модификации адреса, а выходы подсоединены к входам дешифратора 2 адреса, логическую схему «НЕ» 8.

Устройство работает следующим образом.

При наличии сигналов «Считывание» и в случае отсутствия сигналов «Запрос» сигналы блока 7 модификации адреса в такт с синхроимпульсами птодаются на вход реверсивного счетчика д, который, вырабатывает код адреса числа, подлежащего выдаче в канал связи.

Считанное из блока, памяти и переданное в канал связи число перезаписывается по выбранному адресу.

10 При поступлении сигнала «Запрос» прерывается подача сигналов на вход «Сложение» реверсивного счетчика и осуществляется запуск генератора 5 пачек импульсов. Количество им пульсов,,выдаваемое генератором по сиг15 налу «За прос», равно количеству знаков, подлежащих повторной передаче в канал связи.

При изменении кода адреса в реверсивном счетчике 3 под действием импульсов, поступающих,на вход «Вычитание», выборка в блоке

20 памяти блокируется.

Повторная передача информации начинается после снятия сигнала «Запрос».

Предмет изобретения

2s Буферный накопитель последовательного действия, содержащий блок памяти, подключенный к выходам дешифратора адреса, блок модификаций адреса, подключенный к логической схеме «НЕ», отличающийся тем, что, с

30 целью упрощения накопителя и уменьшения 371613

Зопрос

Синх поим Сюже дьяаЯ юг. 1

Сигмою рад а;таае

„Слом.е//ае

Ьгналв w; Д 1ЩП

Баешь! чтпание "

Ф!/г. Я

Составитель А. Корюкова

Текред Т, Курилко

Корректор Е. Зимина

Редактор И. Грузова

Заказ 800/14 Изд. ¹ 1187 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 его габаритов, он содержит генератор пачек импульсов и реверсивный счетчик, первый вход которого связан с генератором пачек и мСактрапмлулы

За трос пульсов, второй вход подключен к выходу олока модификации адреса, а выходы,подсоединены к входам де шифратора адреса.

Буферный накопитель последовательного действия Буферный накопитель последовательного действия 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх