Однотактный сдвигательtsvjfcuufuciltaifl

 

О П И С А Н И Е 364965

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

CoNs Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Ч. Кл. 6 11с !9/00

Заявлено 20.11.1971 (№ 1622177/18-24) с присоединением заявки ¹

Приоритет

Комитет па делан изобретений и открытий при Совете Министров

СССР Ч1; 621 74 32(088 8) Опубликовано 28.Х11.1972. Бюллетень ¹ 5 за 1973

Дата опубликования описания 23.11.1973

Автор изобретения

В. Н. Куделин

Заявитель р;,тр" 1,.",:::.р-y>q ЦЩ

ЬИьЛЙОТЕК4

ОД Н ОТАКТН Ъ| и СДВ И ГА ТЕЛ Ь

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении технических средств ЦВМ и цифровой автоматики.

Известны сдвигатели, содержащие основной и вспомогательный регистры, соединенные между собой через схемы взаимной переписи и схему выдачи информации. Сдвиг информации в таких регистрах осуществляется в два такта. В первом такте производится параллельная перепись информации со сдвигом влево или вправо с основного регистра на вспомогательный. Во втором такте сдвинутая информация из вспомогательного регистра переписывается в основной без сдвига.

Предложенный сдвигатель отличается тем, что в нем выходы L-x разрядов каждого регистра связаны через схемы взаимной переписи со входами (i+ I) разрядов другого регистра.

Поэтому перепись информации со вспомогательного регистра на основной производится со сдвигом в ту же сторону, что и при переписи с основного на вспомогательный, а выдача информации осуществляется с помощью схемы выдачи с основного или вспомогательного регистров в зависимости от четности числа сдвигов.

Это позволяет увеличить быстродействие устройства за счет того, что сдвиг информации выполняется за один такт.

Блок-схема предложенного устройства приведена па чертеже.

Устройство содержит основной регистр 1, входные шины которого служат для приема

5 информации, а выходы подключены через схему переписи 2 ко входам вспомогательного регистра 8, соединенного выходами через схему переписи 4 со входами регистра 1. Управляющие входы схем взаимной переписи 2, 4 свя10 заны со входами схемы управления переписью б и служат входами тактовых импульсов.

Один из выходов схемы управления б и выходы регистра 1 подключены ко входам схем

«И» 6, другой выход схемы управления б

15 и выходы регистра 8 подключены ко входам схемы «И» 7. Выходы схем «И» 6 и 7 связаны со входами схемы «ИЛИ» 8. Схемы «И» б, 7 и схема «ИЛИ» 8 образуют схему выдачи информации 9.

20 Устройство работает следующим образом.

Перед началом сдвига исходная информация принимается на регистр 1, а схема управления б сбрасывается в нулевое состояние, разрешая выдачу информации с регистра 1.

25 Сдвиг осушествляется двумя сериями входных сигналов, смещениых относительно друг друга па полтакта. Одна серпя сигналов поступает на вход 1, другая — на вход II.

Первым сигналом сдвига, который поступа30 ет на вход I, информация с регистра 1 через

Предмет изобретения

Вьяо4ные лодобыа шины

9 ! !

I !

Составитель Б. Белкин

Техред Л. Богданова

Редактор Л. Утехина

Корректоры: Л. Корогод и М. Коробова

Заказ 321/16 Изд. № 110 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 схему переписи 4 переписывается со сдвигом влево или вправо (на чертеже показан сдвиг влево) на регистр 8. Этим же сигналом схема управления 5 переключается в единичное состояние, разрешая выдачу информации с регистра 8. Следующий сигнал сдвига, который поступает на вход II, осуществляет перепись уже сдвинутой на одну позицию информации с регистра 8 опять со сдвигом влево или вправо на регистре 1, а схему управления 5 возвращает в нулевое состояние, которое разрешает выдачу информации с регистра 1. Таким образом, процесс сдвига повторяется, и после заданного числа сдвигов информация находится на регистре 1 или на регистре 8, а схема управления 5 в состоянии, необходимом для выдачи информации с соответствующего регистра.

Предлагаемая схема сдвигателя позволяет примерно в два раза увеличить быстродействие по сравнению с двухтактной схемой сдвигателя на двух регистрах. Кроме того, надеж4 ность работы предлагаемой схемы выше; так как в двухтактной схеме для сдвига на одну позицию производится двойная перепись (переключение двух бистабильных элементов) и за счет этого возрастает вероятность появления ошибки.

Предлагаемая схема может быть реализована на потенциальных или импульсно-потенциальных элементах.

Однотактный сдвигатель, содержащий основной и вспомогательный регистры, связан15 ные между собой через схемы взаимной переписи информации и со схемой выдачи информации, соединенной со схемой управления, отличающийся тем, что, с целью увеличения быстродействия и надежности устройства, в

20 нем выходы i-х разрядов каждого регистра через схемы взаимной переписи связаны со входами (i+1) разрядов другого регистра.

Однотактный сдвигательtsvjfcuufuciltaifl Однотактный сдвигательtsvjfcuufuciltaifl 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх