Анализатор состояния радиосети
О П И С А Н И Е, в
Сок}з Советских
Социалистических
Республик
И3ОБРЕТЕ Н ИЯ
"+ QxgQ о >ф,", в "фф „ »
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
I ."31.Кл. Н О<))) 8/ 04
>1li311Снм0C 0 1 HB 1 . С,3!I l TC.!Вс В 1l №>— ф
Заявлено 30.XI.1070 (№ 1602567/26-0)
С I}P HCOCÄ!! ÍÑBIIÃÌ 311>1ВКН ¹â€”
Пр поритст—
Опубликовано 21.IV.1972. Г>}оллетснь № 14
Дата опуоликовяння описаш}я 29Л )i).1912
Комитет по делам ввобретений и открытий ври Совете ббинистров
СССР уД)., 621.396.662 (088.8) Авторы изобретения
В. С. Скворцов и Е. Н. Головин
Заявитель
АНАЛИЗАТОР СОСТОЯНИЯ РАДИОСЕТИ
Известен анализатор состояния радиосети, соде!ржа}ций детектор качества дво;}шых сиги ал О В, делитель им!Пул ьсОВ,,) }111} I Io 3 яде ржки на время вхождения в синхроннзм, сооирательную схему и реверс<явный счетчик.
Недостатком из!вестного устройст}311 является большое время анализа, необхо шмос äëÿ обеспечения допустимых Вероятностей.
Целью изобретения является уменьшсние
Времени анализа при заданных всpoiITBocT>ix ош}}бочного определения состояния радиосети:
;}ого с и тчика подсоединен ко входу «началь:301 I уc Tано!3к!1»;}сч нтсз я н 3}ну..l bc013, собирательной схемы — ко входу «начальной установки» реверсив }ого счетчика, другой Вы . код которого подключен к передатчику, янляницсмуся выходом устройства.
I la чертеже приведена блок-схема предлагясчого анализатора.
Анализатор содержит детектор 1 качестьа и сдвн!гя с}стчнкя / Выдаст сигнал с o;I!Ioã0 из," l>! Д}30:1:111010 кОДа} << (> il <<0>> !!ОДBIOTCII на декОд1! ру}01цсе уcTpoilcTBO.,де Гектор кя>}сстВаl при приеме каждого очередного элементарногO дBoliчного сигнала В зависимости от Вели5 чины какого-нибудь параметра (амплитуды
bс сгlцсп, я ми Дитъ>ды наг>ряжен}1я 1.}1 Вl>lход<> детc1ОГOpB приемника, величины кр>ясных 1}скаже}шй и други.;) выдает 110 .разным выходач один из двуx сигналов: сш Вял стирания il,l!I
10 снг!IHJI с}3сре .1ВОГО приемаl. СИГнял ст}}рт}нн>1 непосредственно, а сигнал увере}внп> приема
;«р 3 делите;}ь ) подаются;}а разные пле и рсзсрс IB«0TO счетчика 4.
Если с Tb cBooo IHB, то ня вход устройства
15 1одяется только шум и детектор качества основноч iblдаст сигналы стирания. )..слп же сеть зя:}ята, то 112 Входе устройства кроме шумя 1«)»вляется полез !ый синхронный сиг;!ал и дстскгор качества почти непрерывно выдаст
2!1 с:!гналы уверенного приема.
lI>) сигналу «передача» з»1!куск}!ется ..}н}вия 5 задержки IIB время, необходимое для Вхождения 13 тактовую синxðонизациlo. СигнBëoì с выходя лз}нн:I зя;1срв;ки чер!3 с!.)бира!Тельную
2i> схему «ИЛИ» !> осу}цествлястся:}ячяльпая за1111Cl> << 1 >> В рсВ pCll!31>1ы!! pCÃIIÑÒp >. ДВВ Г}1 C ICT>111I>B "> Н 3 СТ}1НОВКЯ В }СХОДНОЕ COCTOSII! IIC ДЕ.)}}ТСля >. Начинается аналпз состояния ра tiioccTII, но результату которого рсверсивный рсч-истр ,30 сдвига c÷cò÷èêÿ 4 выдает сигнал с одного и 3
33G820
Предмет изобретения
Фп синхронизацию ь ю30L$88 рбыслЮО заняла"
Составитель А. Мерман
Техред Л. Богданова
Редактор Т. Юрчикова
Корректор А. Васильева
Заказ ЗЬз7 Изд. ¹ 547 Тн,ра ж 448 Подписаое
LIHIIHIIH Коо1итета <яо <делая атзочретений la открывай лри Сорвете Министров СССР
Москва, %-35, Ра ушская наб., д. 4у5
Облйстн ая TGt
По сигналу «сеть свобсдна» разрешается включение передатчика и анализ сечки прекращаегся. Сигнал «сеть занята» через тумблер 7 и собирательную схему «ИЛИ» 6 осуществляет повторный цикл анализа. Повторный режим анализа продолжается до тех пор, пока сеть не окажется свободной .или до ручного выключения оператором тумблера.
Анализатор состояния радиосети, содержащий детектор качсства двоичных сигналов, делитель импульсов, лилию задержки на время вхождения .в синхронизм, собирательную схему и реверсивный счетчик, отличающийся тем, что, с целью уменьшения вре мени анализа при
5 заданных вероятностях ошибочного определения соспояния,радиосети: «сеть свюбодна» и
«сеть занята», выход «стиран ия» детектора качества подключен к первому вход у реверсивного счетчика, второй вход кютор ото через
10 делитель импульсов подключен к выходу «уверенного приема» детектора качества, первый вых од реверсивного счетчика через собирательную схему подсоединен к выходу линии задержки, при этом этот же выход реверсив15 ного счетчика подключен ко входу «начальной уста IOBKH» делителя импульсов, а выход собдрательной схемы — ко входу «начальной установки» реверсивною счетчика, другой выход последнего подключен к передатчику, яв20 ляющемуся выходом анализатора.

