Логический элемент
ДНИ-Е
ИЗОБРЕТЕН ИЯ
l..
СПИ»."
Своз Советскими
Социалиотичоокио
Реопуелик
333707
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №вЂ”
Заявлено 23Х1.1970 (№ 1451955/26-9) М.Кл. Н- 03k 19/08 с присоединением заявки №вЂ”
Комитет по долам иаооретекий и открытий ори Совете Миииотрое
СССР
Приоритет—
Опубликовано 21.111.1972. Бюллетень № 11
Дага опубликования описания 21.IV.1972
УДК 681.325.5 (088.8) Авторы изобретения
Ю. К. Кушнер и В. С. Чунаев
Заявитель
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Известен логический элемент «И — ИЛИ—
И/И вЂ” ИЛИ вЂ” И вЂ” HE», содержащий эмиттерно-диодные логические схемы «И — ИЛИ», переключагсль тэка с эмиттерной логической схемой «И» на входе и обратной связью, включаемой по схеме триггера Шмидта. Такой элемент не обладает требуемым быстродействием, потребляет значительную мощность на одну элементарную логическую операцию, не обеспечивает компенсации разбросов напряжений эмиттерно-базовых переходов тра нзисторов и исключения влияния цепей нагрузки на цепь обратной связи.
В целяi устранения указанных недостатков в предлагаемом логи |еском элементе выходы эмиттерно-д одной логики подсоединены через эмиттсрные повторители, объединенные на выходе и реализующие логическую функцию
И, ко входу переключателя тока. Параллельно инвертирующему транзистору переключателя тока через токозадающий резистор подключен второй инвертирующий транзистор, образуя дополнительный выход для цепи обратной связи- К точке объединения эмиттеров транзисторов переключателя тока подсоед инена схема, состоящая из эмиттерного повторителя, эмиттерно-базовын переход которого шунтирован токозадающнм резистором, и резистора, один конец которого подключен к базе эмиттерного повторителя, а другой — к отрицательному питающему напряжению.
На чертеже приведена принципиальная схема элемента.
5 Транзисторы 1 — 10 образуют эмиттерно-диодную двухступенчатую логику «И — ИЛИ» для отрицательных сигналов. Если соблюдается идентичность параметров транзисторов внутри каждой группы транзисторов 1, 2, 9 и 8, 4, 9
lo и т. д., что характерно для технологии изготовления интегральных схем, то разброс абсолютных значений этих параметров не приводит к изменению уровней напряжения на выходе логики. Каждая такая группа может быть изго15 товлена в одном кристалле.
Транзисторы 11 и 12 образуют эмHTTppHvlo логику «И», а также предназначены для смещения уровней напряжения логического перепада. Транзистор 18 в сочетании с резистора20 ми 14, 15 и. 1б образует второй инвертирующий выход, изолированный от цепей нагрузки. Резистор 14 служит для задания тока в транзистор 18. На резисторах 15 и 1б образуется перепад напряжения с соответствующими уровня25 ми.
Эмиттерный,повторитель на транзисторе 17 предназначен для смещения уровней сигнала цен и обратной связи, а также служит для компенсации технологических разбросов и темпе30 ратурных уходов транзисторов 11 и 12. Вели333707 оррактор Н. Шевченкр
Подпи)оное
i«448
| открыт))|
Обтаотнан |пlllllопраф.)н Кастро)некого чправтена)н l о печатп чина, перепада напряжения в цепи обратной связи выбирается исходя из того, что
U c = /
-этой величине увеличивается задержка сигнала в схеме. Транзисторы 18 и 19 образуют пер еключ а тел ь тока.
Эмиттерный повторитель на транзисторе 20 с .резисторами 21 и 22 образует схему генератора тока, величина которого определяется .напря- |и жением эмигтерно-базового перехода U:.- и величиной сопротивления резистора 21. Через резистор 28 протекает другая составляющая выходного тока.
Суммарный ток 1 в этой схеме не зависит от |5 абсолютных значений U - транзисторов и определяется юлько величинами источника питания и сопротивления резисторов. При учете того, что транзисторы 11, 12, 17, 18 и 20 находятся в различных рабочих точках, соотнош"- оо ние между сопротивлениями резисторов 21 н
28 должно быть несколько изменено. Зависимость суммарного тока 1е от величины напряжения питания более чем в полтора раза ослаблена по сравнению с известными схе мами, так как часть этого тока совсем не зависит от велич|ины напряжения источника питания.
При подаче положительного уровня напряжения на базы транзисторов 18 и 18 суммарный ток переключается из транзистора 20 в рр транзисторы 18 и 18, образуя на выходах этих транзисторов перепады напряжения U и
U.. Перепад U ускоряет срабатывание переключателя тока при меньпгих значен|иях U.. и увеличивает помехозащищенность схемы. 3)5
При подаче отрицательного уровня напряжения на базы транзисторов 18 и 18 суммарный ток 1в переключается в транзистор 20, образуя на втором выходе перепад напряжения U:
Предмет изобретения
Логический элемент «И- — ИЛИ вЂ” И/И—
ИЛИ вЂ” И вЂ” НЕ», содержащий эмиттерно-диодные логические схемы «И — ИЛИ», переключатель тока с эмиттерной логической схемой «И» на входе и обратной связью, включаемой по схеме триггера Шмидта, отлича>ощиися тем, по, с целью увеличения быстродействия, уменьшения потребляемой мощности на одну элементарную логическую операцию, компенсации разбросов напряжений эмиттерно-базовых переходов транзисторов и исключения влияния цепей нагрузк|н на цепь обратной. связи, выходы эмиттерно-диодных логи еских схем «И вЂ” ИЛИ» связаны через эмиттерные повторители, объедине |ные на выходе и реализующие логическую функци|о И, с в||ходом переключателя тока, параллельно ьнвертирующемч транзистору которого через резистор подключен второй инвертирующий транзистор, образуя допэлнительный выход для цепи обратной связи; к точке объединения эмиттеров транзисторов переключателя тока подключена схема, состоящая нз эмиттерного повторителя, эмиттерно-базовый переход которого шунтирован токозадающим резистором, и резистора, один конец кэгорого подключен к базе эмиттерного повторителя, а другой — к шине питающего напряжения.

