Динамический логический элемент

 

О П И С А Н И Е 329673

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союв Советскив

Социалистическими

Республик

За виоимое от авт. свидетельства _#_

Заявлено 03.Н 1.1970 (№ 1462373/26-9) М, Кл. Н 03k 19т 08 с присоединением зая втои М

Приоритет

Опубликовано 09Л1.1972. Бюллетень М 7

Дата опубликования описания 10.1Ъ .1972

Комитет по делам изобретений и открытий

УДК 621.332(088.8) при Совете Министров

СССР

Авторы изобретения

Б. Е. Фрадкин, В. П. Киселев и А. M. Степанцова

Заявитель

ДИНАМИЧЕСКИЙ ЛОГИЧЕСКИЙ ЗЛЕМЕНТ

Изобретение относится к вычислительной технике.

Данный логический элемент может служить основой для построения малогабаритных быстродействующих машин, а также других устройств цифровой техники.

Известен транзисторно-резистивный динамический логический элемент, содержащий входную логическую цепь, триггер, одновибратор с инвертирующим и нагрузочным транзисторами в каждом плече.

Цель изобретения — снижение рассеиваемой мощности и увеличение допустимого сдвига фаз синхроимпульсов. Достигается опа тем, что нагрузочный транзистор второго плеча одновибратора соединен своим коллектором с базой другого транзистора, а эмиттер— базой инвентирующего транзистора .перьвого плеча одновибратора.

На чертеже приведена схема устройства.

Устройство состоит из выходной логической сборки, содержащей диоды 1 и 2, резистор 8, транзистор 4, схемы задержки сигнала одновибратора (диоды 5, б, транзисторы 7 — 10, резисторы 11 — 15) и выходного триггера (транзисторы 1б, 17 и резисторы 18 — 20).

Одновибратор выполнен в виде потенциального триггера, в каждом плече которого используются нижние транзисторы 7 и 8 соответствующих (первого и второго) комбинационных ключей, причем первый ключ образован

2 транзисторами 7, 9 и резисторами 11, 18, а второй — транзисторами 8, 10 и резисторами

12, 14. База транзистора 7 через резистор 15 соединена с эмиттером транзистора 4, а базы транзисторов 8 и 9 через диоды 5, б — с источником синхроимпульсов.

Коллекторы верхних транзисторов 9, 10 соединены с базами транзисторов 1б, 17 выходного триггера.

10 В течение отрицательной полуволны синхроимпульса (СИ) и при низком потенциале нв выходе элемента тран" èñòîðû 4, 7, 8, 9, 10 закрыты и выходной триггер находится в какомто определенном состоянии. С началом поло15 исительной фазы СИ,первыми срабатываю г транзисторы 7, 9, обеспечивая соответствующее состояние одновибратора и устанавливая гыходной триггер в состояние «О» (транзистор

16 открыт, транзистор 17 закрыт). Приоритет

2о в срабатывании второго комбинационного ключа обеспечивается несимметричным включением диодов 5 и б, несимметричностью перекрестных связей и неравенством сопротивлений резисторов 18 и 14.

25 Это достигается прп меньшем напряжении источника питания благодаря использованию в цепи перекрестной связи одновибратора лишь одного, нижнего, транзистора 8 второго ключа. B цепи же разряда базы (транзисто30 ра 17) используются оба транзистора 8 и 10, что уравнивает эту цепь с целью разряда базы

329673

Составители К. Виноградов

Текрсд Т. Ускова

Редактор Б. Федотов

Корректор Е, Усова.)аква 861, 7 Иад. ¹ 215 Тира)к 443 Подписное

Ц1!ИИПИ Комитета по делам иаооретсиии и откры.:ии ири Совете Мииистров СССР

Москва, )К-Зо, Р )ми)ск )и ll;1(). д. 4:5

1ипографии, пр. Сапуиова, 2 транзистора !б, а следовательно, увеличивает допустимый сдвиг фаз синхроимпульсов, не ухудшая общего быстродействия, При наличии положительного сигнала на входе во время отрицательной полуволны сннхроимпульсов транзистор 7 открыт, и поэтому с переходом к положительной фазе синхроимпульсов открывается первый ключ, так h2K второй заблокирован открытым транзистором 7. Выходной триггер устанавливается в положение «1».

Предмет изобретения

Динамический логический элемент, содержащий входную логическую цепь, триггер, одповибратор с инвертирующим и нагрузочным транзисторами в каждом плече, причем нагрузочный транзистор первого плеча одновибратора подключен своим коллектором к базе од5 ного из транзисторов триггера, а эмиттером—

:< базе нагрузочного транзистора второго пле)а, отлича ошийся тем, что, с целью снижения рассеиваемой мощности и увеличения допустимого сдвига фаз синхроимпульсов, в нем на1о грузочный транзистор второго плеча одновибзатора соединен своим коллектором с базой другого транзистора триггера, а эмиттером— с базой ипвертирующего транзистора первого плеча одновпбратора, 15

Динамический логический элемент Динамический логический элемент 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронным интегральным схемам типа, содержащего способные образовывать логические схемные структуры

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических комбинированных Би-КМОП сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

 // 337944
Наверх