Устройство для корректировки декодирующейматрицы
ПА rVi.:„t: 3 тд,";1тт1:;Студ библиотека ИЬА
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 28.VII.1970 (№ 1471794/26-9) М. Кл. Н 03k 13/04
G 06j 3/00 с присоединением заявки №
Пр ио р итет
Опубликовано 14ЛИ.1972. Бюллетень № 10
Дата опубликования описания 21.IV.1972
Комитет по делам изобретений и открытий прн Совете Министров
СССР
УДК 681.325.5 (088.8) Авторы изобретения
А. А. Волков, А. Ф. Сушко, М. В. Хохряков и А. А. Сорокин
Харьковский институт радиоэлектроники
Заявитель
УСТРОЙСТВО ДЛЯ КОРРЕКТИРОВКИ ДЕКОДИРУЮЩЕЙ
МАТРИЦЫ
Изобретение относится к аналого-цифровым преобразователям и может быть использовано в преобразователях код — напряжение и напряжение — код.
Известно устройство для высокоточного преобразования с помощью матрицы на резисторах, которое содержит линейный декодирующий преобразователь (матрицу типа
R/R2), устройства для преобразования позиционного кода в эквивалентный динамический единичный код, ключевые элементы и усредняющее устройство.
Недостатком этого устройства является малая точность декодирования.
С целью повышения точности декодирования в предложенном устройстве для корректировки декодирующей матрицы каждая секция матрицы (секции старших разрядов) содержит последовательно включенные цифроуправляемые сопротивления, а выход матрицы через ключевой элемент, компаратор и эталонный делитель подключен к источнику эталонного напряжения.
На чертеже приведена схема декодирующей матрицы.
Младшие разряды матрицы собраны из
Г-образных секций, состоящих из резисторов
1ь 1в, 1з,..., 1в+ и 2i,..., 2з ь которые имеют сопротивление Я и R/2 соответственно.
Старшие разряды матрицы собраны из секций, состоящих из резисторов 2» 2а+т,..., 2 1 и 8i, Зв,..., 3 q и цифроуправляемых сопротивлений (ЦУС) 4i, 4в,..., 4 . в. В каждой секции матрицы установлены ключевые элементы 5ь 5з,..., 5а, 5в» ь..., 5к, на которые поступает позиционный код.
В секциях старших разрядов матрицы установлены дополнительные электромеханические ключевые элементы бь 6,...6 з i исполь10 зуемые в процессе корректировки. К выходу матрицы через реле T последовательно подключены компаратор 8 и эталонный делитель напряжения 9 в отношении 2:1.
Корректировка матрицы производится сле15 дующим образом.
Начинают корректировку с секции самого младшего разряда, в состав которой входит цифроуправляемое сопротивление.
С помощью ключевых элементов 61 — 6 з 1
20 все секции матрицы, имеющие старшие весовые коэффициенты относительно весового коэффициента первой корректируемой, выключаются из схемы. В корректируемой секции ключевой элемент 5з т переключен так, 25 что на вход секции подается напряжение Unum.
Ключевые элементы 51 — 5з, включенные в секции младших разрядов матрицы нормальпо замкнутыми контактами, соединяют все
ЗО младшие секции с землей, чем обеспечивается
332568
Составитель К. Виноградов
Редактор Т. Орловская Техред А. Камышникова Корректор О. Тюрина
Заказ 1014/4 Изд. № 410 Тираж 448 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская иаб., д. 4/5
Типография, пр. Сапунова, 2 деление напряжения в отношении 2:1 на корректируемой секции.
Замыканием контактов реле 7 подключают к выходу матрицы компаратор 8, имеющий высокоомные входы. На второй вход компаратора подается напряжение от эталонного делителя напряжения 9.
С помощью ЦУС 4ь входящего в состав корректируемой секции, изменяют ее коэффициент деления до тех пор, пока не наступит равенство выходных напряжений корректируемой секции и эталонного делителя напряжения. Момент равенства этих напряжений регистрируется компаратором 8, после чего секция считается откорректированной.
Дальнейшая корректировка матрицы заключается в подключении с помощью ключевых элементов б — 6 q > по одной секции в порядке возрастания их весовых коэффициентов и корректируют каждую секцию аналогично описанному.
5 Предмет изобретения
Устройство для корректировки декодирующей матрицы, содержащее декодирующую матрицу типа R — R/2, ключевые элементы, 10 компаратор, эталонный делитель, источник эталонного напряжения, отличающееся тем, что, с целью повышения точности декодирования, каждая секция матрицы (секции старших разрядов) содержит последовательно
15 включенные цифроуправляемые сопротивления, а выход матрицы через ключевой элемент, компаратор и эталонный делитель подключен к источнику эталонного напряжения.

