Устройство для измерения статического коэффициента усиления транзисторов но гоку
О П И С А Н И Е 33l342
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СГЧДИЕЛЬСТВМ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства М—.Ч.)(л. (i Оlг 31, 26
Заявлено 17Х111.1970 (Xе 1471313/26-25)
С ПРИСОЕД1ШЕШ1ЕМ ЗЯЯВКИ .Хе—
Приоритет—
Опубликовано 07.1!1.1972. Ьюлл T01гь,х1) 9
Комитет по делам изобретений и открытий при Сонете Министров
СССР
УД 1()) 21.382.2:6) 21.31 7.791) (088.6) Дата опуб)ликования Oil»c3IIIIII ) ).05.)!)72
Лвторы изобретения
Е. Л. Мяслог, и Э. И. Пушкин
Заявитель
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ СТЛТИ 1ЕСКОГО
1(ОЭФФИНИГН1А УСИЛ ГНИЯ ТРАНЗИС1ОРОВ il() ) 01(У
Изобретесиис относится к области э Icl Tpoil-! юй техники и может быть использовано для автоматического контроля транзисторов пр; их массовом производстве.
Известно устройство для измерения стят. .1 IccKoI o коэфс1)иниента v силсния Tp3113IIcTop011 но току, содержащее источники задания рсжима и индикатор.
Цель изобретения — автоматизация процесса измерения.
3То достигается тем, что к нсточиику задания режима через резистор подключен 011срациош!ьш усилитель, цепь обратной связи которого соединена с выходом схемы автоматического выбора пределов измерения, связанной с входами цифрового индикатора. Вторые входы цифрового индикатора через дешифратор соединены с реверсивным счетчиком. При этом первый вход реверсивного счстчика через элсктронньш ключ и нуль-индикатор подсоединен к схеме двойного интегрирования, второй вход — к выходу схемы вычитания ед!Iницы. Первый выход реверсивного счетчика через схему псреключения режима измерения соединен с операционными усилителем, а второй выход — с входом схемы вычитания едиII И 11ЬI.
На черте)кс представлена функциональная схема предложенного устройства.
Устройство содержит следующие узлы: ilc2 нытусмый тj)311311cTOp 1; источник 2 задания режима испытуемому тр1)нзис)ору, состояниш и з r e I i e p 3 I 0 р 3 8: м и у. i i. co l T o i 3 э х! и т т с р;1 генератора 4 напряжения коллектора; пзмеритсл)и!ьш резистор 5 для измерения тока эмнттсря; схему 6 автоматического выбора пределов измерения; опсрационньш усилитель выполненный ня базе усилителя 8 постоянного ток;1 с управляемой цсп!ио ооратной связи 9;
10 схему 10 запуска измерения и3 электронном клапане 11, статическом триггере 12 и электромеханическом реле 1 ); инлгсгрнрующий усилитель 14 на оязс ус!1литсля 15 постоянного тока с конденсатором 16 в цепи обратной
)5 cÂßÇ! I, за О 10к11РОвя нllы)1 ко 1тякт3 ми Реле 1/ для соз i31111H нулевых 113 I3лш!ых условий, резистором 18 ня входе; схему l9 запуска рс. всрсив юго счстч:.II.3, вклк)1!3!Ощу!о в себя нуль-орган 20, генератор 21 импульсов и электрониьш клапан 22; рсвсрсивный счстчик 2, ); схсмх 24 псрскл10 !ения из Dcжи)1<1 измерения тока эмиттеря испытуемого транзистора в рсжи)1 из)1cj) cIII151 ток 3 Оязы выпо ° I и си!!х Io и и статическом триггсрс 25, одн013ибрятор0 26
2,-, электромехашшсском рслс 27; схему 28 выч!lтания единицы, состоящую из электронного клапан!а 29 и статического триггера 30, управляющего реверсом счетчик i; 11:1фровои индикатОр 3l; .)сн1ифрllToj) 82; кноик) 88 <;Пу cia 113 0 мсрсния»; рслс ) с.
3;51342
Устройство работает следующим образом.
В нячальньи! момент все реле обеспечены!I схема на: одится в состоянии измерения тока эмиттера испытуемого транзистора 1. При поступлешш импульса тока от генератора 8 импульсов тока источника 2 задания ре?кима по цепи змиттер — коллектор испытуемого транзистора — измерительный резистор 6 иачинасг
IIPOTCI(clTl> TO1(, КОТОРЫИ C03+BCT Ila РЕЗИСТОРС О падение напряжения U 1>„.„, .
При нажатии кнопки 88 «Пуск измерения;> благодяр» схеме 6 автоматического выбора пределов измерения происходит и !бор диапазона измерения a»»ifrcptioio тока и зявиси)!ОСТИ OT ВС;IИ l Ill! l l TOKB 3МИТТСP3 ., ИСПЫТ ;C мого транзистора !. Схема 6 автоматического
Выбора пределов измерения управляет цепью
Обр(!!Пой связи 9 операционного усилителя 7, ;J именно, осуществляет псрск.почсннс резисторов цсгш ооратной связи и, следовательно, изменение коэффш!пента передачи операциОнного 3, cè JIHTåë51 7, ITO определяет IJ! IopaltНЬШ ДНШГЯЗОН 5!3)!ЕРЕИИ5!.
Сшнял с1(„», с резистора 6 поступает н»
Вход операционного усилителя 7, преоора JyerСЯ ИМ 13 И311Р»?КСИИС O()PclTIIOII HO.I»PIIOCI It (.7 °
JIponopifJJoIIaльнос току I., . Г1ослс установлс1нг» няпряжсни» ня 13ыходс операцнош!ого уснлитсл» 7 Jla вход статического триггера 12 схемы 10 запуска измерения с вы:(ода схемы 6 (IВто)1?lтl! Iсс((ОГО 13ь!бора пределОВ и33!ерен11» подястс» синхроимпульс, который перебрасывает стати Ice!(IHI триггер 12, в результате чего
Вк;!!Оч;1стс5! реле 18. 1(онтякты pc, ie 18, киру!Ощис конденсатор 16 обратной связи интсгр ир 3>!О!цс»0 уcIJ f итсл» 14, p Ba м ь! к а !Отея.
Одн013рс)lcillio снГIIB;I с 13ыход(! стяти IсскОГО триггера 12 поступает на вход клапана (1 открывает сгo. Сш.нял с 13ьlхода операционного усилителя 7 проходит через открытьш клапан 11 на вход интегрирующего усилителя 14 и и(ггегр!(руется им. Это напря?кение поступает ня вход нуль-органа 20 схемы 19 управления реверсивным счстчш(ом и при достижсшш
Hbf 11a !ЕНИЯ 110POI cl CPclOTI>113clil»51 Н yTib-OPI till с рябатывяст, открывая тем са)!ь!и клапан 22. ь1срсз открытый клапан 22 импульсы с гс»ераТора 21 импульсов проходят iia вход Вх. 1 рсверснг!юго счетчикa 28 и полностью заполня!от 10. Сш нал переполнения счетчика с выходя ревсрсшшого счетчика 28 поступает на
Вход статического триггера 26 схемы 24 переключения режимов и перебрасывает его, Вкл!очает реле 27 и одновременно запускает
Од(!Ов!IоряTOр 26, 1(оторый зaкр1>lвяет кля пан 11 I!3 Время паузы ме?кду импульсами тока эмнттера I, . 33 это время происходят все переключения. Интегрирующий усилитель 14 переходит из режима интегрировяш!я в режим запоминания входного сигнала.
1хонтякты реле 27 на входе операционного
УСИЛИТЕЛ51 / ПЕРЕК.110 13IOT CI-O 13 РЕ?КИМ Из>3!СРЕ
IlI151 ТОI(Я ОЯЗЫ ПСПЫТуемОГО Tpa 113IICTOpa 1.
Прп поступленш1 импульса тока эмиттера
I., в эмиттер испытуемого транзистора 1 по 3O где Т, = 10 т;
Т, = 77.т
10 — емкость реверсивного
4 т. — длнтсльIIOCTH ОДИОГО н — — число, на коп J cti i !00 счетчике 28 «a»pcii5!
ГP JIPOI! (I!lit». счетчика; импульса; и PCHCPCIII3IJO)J второго интсU,, Ч>! fl, IН 7!в
U;, Я зто сеть R<.. + 1, т !к J(rli(В,, -(- =
>15
>: Й
Остается вычесть единицу.
С хе" I (! 28 Вы I IITB IJ JJ 5J Сдиииц!>1 pa()OT(l С! с лсдующим оорязом.
CJIJ-JIaл с выхода статического триггера 26 ьн(лючяст триггер 80, который переводит рсвсрсивный счетчик 28 через вход (Вх. 3) рсВСРСИВНО! О СЧЕТ IИКЯ В РС?КИ)! 13ЫЧИ (ЯНИ5! JI О крывяст клапан 29, пропускающии и)!П г!! (ь! от генератора импульсов на вход (Bx. 2) реверсивного счетчика 28. В зависимости от;!н. апазона измерен»» В... 13hlop 00 дешифрятором 82, сигнал с Выхода реверсивного счетчика 28 выходит через 1, 10 или 100 и(миульсов (для трехдекадного счетчика) и сбрасывает статический триггер 80 в исход!юс состояние. Из накопленного в реверсивном счстчикс 28 числа вычитается единица, и на IfO111i: 0333 — OOPBTII351 СВЯЗЬ ОНСPBÖIIOIIJIÎI О усилителя 7 начинает протекать ток базы I;, Этот импульс базового тока I) преобразуется операционным усилителем 7 В напряжение г обратной полярности U;,, пропорциональное току I„-. Лналогичным образом схема 6, автоматического выбора пределов измерения производит выбор нсобход!!мого диапазона измерсни» fO по В,, в зависимости от базового тока испытуемого транзистора. Затем одновш)ратор 26 своим задним фронтом открывает клапаны 11 и 22 и напряжение U., с выхода операционного усилите-! 5 ля 7 поступает ня вход интегрирующего усилителя 14, который интегрирует его. Hpollcxoдит разряд конденсатора 16 и заполнение реверсивного счетчика 28. Прн достижении нуля на Выходе интегрирующего усилителя 1-! 2fJ нуль-орган 20 возвращается В исходное состояние, кляп аньi 11 It 22 3 1крывя!Отс5!> cTBTIIчсские триггеры 12 и 26 сбрясыва!отся в исходное состояние, в результaтс чего реле 18 и 84 Обссточнваю!с». ):> Тя к им Ооp 1зом, В сч стч ике някопигlось 1 иcв ло, пропорциональное отношению длительностей времени интегрирования и равное О!Пошсн(но 13xoyfif>!.; напряжений оо!З42 Предмет изобретения! ! ! L — т— j! jI — 1! )! ! i ) ! à — 1 t, 3 (.ос1ави с lli 3. !елиоковв! сдактор И. Груаова 1 t ñðñä Л. Богданова 1 оррсктор В. Жолуиевв )ака", „ о )55() 1!ад _#_o >()t) 1 l I! 1(Н!1) II II I комитета ио дслагя изобретений и открвггий ири (овсг М)ии)сг)ов СС(.! Москва, >К-:)5, Раниская иа5.. д. -1, 5 Загорская тииография цифровом табло индикаторы высвечивается число, соотвстству)ощее измеренному значению статического коэффициента усиления по току В „испытуемого транзистора 1. Предлагаемое устройство позволяет проводить непосредственное измерение значения параметра В ет транзисторов любых типов за время действия всего лишь двух импульсов тока I, с генератора импульсов тока. Устройство для измерения статического коэффициента усиления транзисторов по току, содержащее источник задания режимов индикатор, отлнча)о(цеес» тем, что, с цель!n автоматизац(и) процесса измерений, к источнику задания режимы через резистор подкл)очсн операциоиньш усилитель, цепь обратной связи которого соед)щена с выходом схемы автоматического выоора пределов измерени)), 5 соедш)ениой с входами цифрового индикатора, вторые входы цифрового индикатора чс рез дешифратор соединены с реверсивным счетчиком, при этом первый вход реверсивного счетч:.)и» чсрсз элсктроииьш ключ II нульш)дикатор соединен со схемой двойного интегрирования, второй вход реверсивного счетчика соединен с выходом схемы вычитания единицы, первый выход реверсивного счетчик:-I через схему переключения режима II:Iì(. ðå)ø)I соединен с операционным усилителем, а второй выход ревсрси)31)oi 0 счетчика соединен с входом схемы вычитания сдинш(ы.