Дифференциальный усилитель
О П И С А Н И Е 305553
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт, свидетельства №
Заявлено 31.XII.1969 (№ 1394398126-9) с присоединением заявки №
Приоритет
Опубликовано 04.V1.1971. Бюллетень № 18
Дата опубликования описания 19Х11.1971
Л!ПК Н 03f li30
Комитет по делам изобретений и открытий при Совете Мииистров
СССР
УДК 621.375.4(088.8) ВСЕ НА. 1
ЯАЯИО-ТЕХШ Ч1,"!
ЬНЬЛИО ЕКА
Авторы изобретения
А. М. Виджюнас и С, К. Восилюс
Каунасский политехнический институт
Заявитель
ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ
Изобретение относится к области радиотехники, а именно к дифференциальным усилителям на транзисторах, и может быть использовано в системах автоматического регул Ipoвания и во входных цепях дифференциальных операционных усилителей.
Известны дифференциальные усилители на транзисторах с непосредственными связями, содержащие два каскада, в эмиттерные цепи которых включены транзисторные стаоилпзаторы тока.
Однако известные устройства обладают недостаточной температурной стабильностью и наличием синфазного дрейфа.
Ь предлагаемом изооретении, с целью улучшения температурной стабильности и подавления синфазного дрейфа, эмиттеры транзпсгорных стаоилизаторов тока через резистор соединены с зажимом источника питания, На чертеже изображена схема предложенного устройства.
Усилитель содержит первый балансный каскад на транзисторах ПП1, ПП2 с источником тока в эмиттерной цепи ППЗ и второй балансный каскад на транзисторах ПП4, 17Пб с источником тока в эмиттерной цепи на транзисторе ППб. Дифференциальный выход первого балансного каскада подключен ко входу второго, выход которого недифференцпальный. Источники тока ППЗ и ППб также соединены по балансной схеме.
Делитель на резисторах Ri, Rq определяет ток через транзистор ППб и синфазный ток второго балансного каскада. Дополнительно делитель на резисторах R., R4 является цепью отрпцательнои обратной связи по синфазному току. На чертеже обозначены источники питания Е, и Ли и источники сигнала на входе усилителя е и ез.
Во время работы дифференциального усили10 теля при изменении температуры окружающей среды на выходе первого балансного каскада появляется синфазный дрейф транзисторов
11П1, ПП2 и разностный дрейф, который получается из-за неравенства температурных пара15 метров ПП1 и ПП2. Разностный дрейф невозможно отличить от полезного сигнала и самый эффективный метод борьбы с ним — подбор или изготовление пары транзисторов ПП1, ПП2 с идентичными параметрами. Сипфаз20 ный дрейф частично подавляется во втором каскаде и передается на недпфференциальный выход второго каскада. На выход действует также сцнфазный дрейф второго балансного каскада. В связи с тем, то ток в эмит25 терной цепи второго балансного каскада зависит только от синфазного дрейфа и спнфазного сигнала, а от полезного сигнала (е,— е ) не зависит. Его можно использовать для борьбы с синфазпым дрейфом, не ухуд30 шая усилительных свойств схемы. Это осуществляется подачей напряжения с эмиттера
305553
Составитель Л, Багян
Редактор Е. Гончар
Корректор О. С. Зайцева
Техред T. П. Кур илко
Заказ 1973 4 Изд. № 850 Тираж 473 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, 7К-35, Раушская наб., д. 475
Типография, пр. Сапунова, 2 второго балансного каскада через делитель
Рз, R4 на вход балансного каскада на ППЗ, ПП6. Транзистор ППЗ изменяет синфазный ток первого балансного каскада, а ППб второго, обеспечивая тем самым двойную отрицательную обратную связь по синфазному току. Кроме того, ППЗ и ППб можно рассматривать как источники тока, включенные в эмиттерные цепи первого и второго балансных каскадов, что тоже способствует подавлению синфазного дрейфа и синфазного сигнала.
Включение ППЗ и ППб по балансной схеме обеспечивает взаимную компенсацию их температурного дрейфа. Оставшийся дрейф ППЗ передается на коллекторы ПП1, ПП2, а дрейф
ППб — на эмиттеры ПП4, ПП5. Этим обеспечивается дополнительная температурная компенсация.
Предмет изобретения
Дифференциальный усилитель на транзисторах с непосредственными связями, содержащий два каскада, в эмиттерные цепи которых включены транзисторные стабилизаторы тока, отличающийся тем, что, с целью улучш ния температурной стабильности и подавления синфазного дрейфа, эмиттеры транзисторов упомянутых стабилизаторов тока через рези15 стор соединены с зажимом источника питания.

