Аналоговое запоминающее устройство
О А И Е
ИЗОБРЕТЕНИЯ
258384
Союз Соеетскик
Социалистическик
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹
Заявлено 14Х1.1968 (№ 1247799/18-24) Кл, 21ат, 37!00 с присоединением заявки ¹
Приоритет
МПК 6 I lb
УДК 681.337(088.8) йомитет по делам лаобретеиий II открытий при Сосете Мииистроо
СССР
Опубликовано ОЗ.XII.1969. Бюллетень ¹ 1 за 1970
Дата опубликования описания 22.IV.1970
Авторы изобретения
А. Г. Азмайпарашвили и H. А. Бокучава
Тбилисский научно-исследовательский институт приборостроения и средств автоматизации
Заявитель
АНАЛОГОВОЕ ЗАПОМЙ НА1ОЩЕЕ УСТРОЙСТВО
Предлагаемое устройство относится к аналоговой вычислительной технике. точнее к устройствам для запоминания однозначных функций.
В известных запоминающих устройствах, содержащих операционные усилители и конденсаторы во входных цепях и в цепи обратной связи, где применяются транзисторные ключевые схемы, существуют утечка заряда с конденсаторов за счет конечного сопротивления ключевых схем.
Предлагаемое устройство отличается тем, что для повышения точности за счет уменьшения утечки заряда конденсаторов в нем применены ключевые схемы с двумя гальванически развязанными транзисторами.
Схема устройства показана на чертеже.
Устройство содержит усилитель 1 с конденсатором 2 в цепи обратной связи и с группой входных конденсаторов 8.
Во входной цепи устройство содержит импульсные формирователи 4 и 5 и формирователь б разрядной ключевой схемы.
В устройстве применены три ключевые схемы: записи, стирания и разряда.
Все ключевые схемы состоят из двух гальванически развязанных транзисторов, работающих таким образом, что в каждом из двух состояний один триод открыт, другой закрыт.
Кл1очегая схема записи представляет собой два гальваническп развязанных транзистора 7 и 8.
Запи "I, осуществляется следующим образом.
При подаче сигнала на вход формирователя 4 идет запоминание входного напряжения.
В этом случае транзистор 7 открыт и напряжение через диод 9 заряжает конденсатор 3, подключенный ко входу усилителя 1. Транзисгор 8 заперт и не влияет на работу схемы, эмиттер его заземлен, а коллектор чере3 резистор 10 соединен с анодом диода 9. Во время записи, когда на входе формирователя б отсутствует сигнал, транзистор 11 открыт, ключевая схема разряда шунтирует усилитель 1 и запертый транзистор 12 не влияет на работу. Прп снятии сигнала со входа формирователя 4, ключевая схема записи переключается. Транзистор 7 запирается, и открывается транзистор 8, который подключает «землю» к аноду диода 9. Последний запирается, прерывая тем самым цепь разрядки конденсатора 8. Запоминание напряжений, поданных на другие входы стирания, происходит аналогично.
Для стирания применяется идентичная ключевая схема.
При отсутствии единицы на входе форми30 рователя 5 цепь разрядки конденсатора 8
258384 разрывается. Транзистор 18 открыт, на катод диода 14 через резистор 15 подается напряжение +100 в и запирает его (при условии, что запоминаемые напряжения не превосходят 100 в). При этом транзистор 16 заперт, коллектор его заземлен, а эмиттер соединен с катодом диода 14, и следовательно, транзистор 16 не может влиять на,потенциал катода,диода 14. Таким образом, диод 14 разрывает цепь для разрядки конденсатора 8.
При подаче сигнала на вход формирователя 5 происходит стирание. Ключевая схема переключается, транзистор 18 запирается, с диода 14 снимается запирающее напряжение, и создается цепь для разрядки конденсатора 8, через открытый транзистор 16.
При считывании на вход формирователя 6 подается сигнал, и ключевая схема переключается. При этом транзистор 11 закрывается, а транзистор 12 открывается, и положительное напряжение +10 в прикладывается к катоду диода 17, который запирается. При этом происходит заряд конденсатора 8.
Управление предложенным запоминающим устройством целесообразно осуществлять цифровыми регистрами и логическими схемами.
Предмет изобретен ия
1. Аналоговое запоминающее устройство для однополярных напряжений, содержащее операционный усилитель с конденсаторами во входной цепи и в цепи обратной связи, а также транзисторные ключи в обеих цепях, отличающееся тем, что, с,целью повышения точности, оно содержит во входной цепи две ключевые схемы записи и стирания, каждая из которы.; выполнена на двух гальванически развязанных транзисторах, каждая ключевая схема содержит импульсный формирователь, с одной парой выходов которого связан эмиттер и база первых транзисторов, а с другой— эмиттер и база вторых транзисторов, источник входного сигнала связан с эмиттером первого транзистора ключевой схемы записи, коллектор которого подключен через диод к входному конденсатору и через резистор— к коллектору второго транзистора, эмиттер которого соединен с шиной нулевого потенциала, имеющей общую точку с коллектором первого транзистора ключевой схемы стирания, эмиттер которого связан через резистор с коллектором второго транзистора, эмиттер которого подключен к источнику положитель®О ного напряжения.
2. Устройство по п. 1, отличающееся тем, что, с целью уменьшения времени разряда конденсатора обратной связи, в нем разрядная ключевая схема на двух гальванически развязанных транзисторах содержит импульсный формирователь, связанный одной парой выходов с эмиттером и базой первого транзистора, коллектор которого через резистор и диод соединен с входом усилителя, а общая точка диода и резистора связана с эмиттером второго транзистора, база и эмиттер которого подключены ко второй паре выходов формирователя, причем коллектор второго транзистора соединен с выходом уси35 лителя.
258384
Составитель В. Н. )Ковинский
Редактор Л. А. Утехина Техред Т. П. Курилко
Корректоры: В. Петрова и Е. Ласточкина
Заказ 836/4 Тираж 499 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва K-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2


