Аналоговое запоминающее устройство
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
25l002
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 28.Х.1967 (№ 1193209!18-24) с присоединением заявки №
Приоритет
Опубликовано 26.V111.1969. Бюллетень ¹ 27
Кл. 21ат, 37/00
МПК G 11b
УД1 681.337(088.8) Комитет по делам изобретений и открытий при Совете Министров
СССР
Дата опубликования описания 30.1.1970
Автор изобретения
О. Х. Черчесов
Заявитель
АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Предлагаемое устройство относится к области аналоговой вычислительной техники и предназначено для запоминания медленно изменяющихся электрических сигналов.
Быстродействие известных устройств, пост. роенных по структуре импульсной следящей системы, ограничено постоянной времени сглаживающего фильтра.
Предлагаемое устройство имеет более высокое быстродействие благодаря тому, что запоминающий конденсатор включен в коллекторную цепь усилителя, который связан входом с последовательной схемой совпадения.
На фиг. 1 показана блок-схема устройства.
Оно состоит из схемы 1 управляемой задержки, которая осуществляет задержку импульса от генератора 2 запускающих импульсов на время, пропорциональное выходному напряжению развязывающего повторителя 8, последовательной схемы 4 совпадения, на которую подается напряжение с генератора 5 опорных импульсов и со схемы 1 управляемой задержки. На выходе усилителя схемы совпадения включена интегрирующая емкость б, к которой через ключ 7 подводится входное запоминаемое напряжение. Начальная фаза колебаний генератора спорной частоты жестко привязана к импульсу запуска.
На фиг. 2 представлена принципиальная схема устройства, на которой пунктирными квадратами обозначены блоки фиг. 1.
В пунктирном квадрате 1 показана схема управляемой задержки, представляющая ждущий мультивибратор, коллекторная нагрузка одного из плеч которого подключена к выходу эмпттерного повторителя (квадрат 3), выполненного по схеме дифференциального усилителя со 100о1п-ной отрицательной обратной связью.
В квадрате 4 показана последовательная схема совпадения, импульсы совпадения с которой через усилитель на транзисторе Тз подаются на интегрирующую емкость б. Напряжение с интегрирующей емкости поступает на вход эмиттерного повторителя 8, кроме того, к ней подключается напряжение запоминания через ключ 7.
В квадрате 5 показана схема генератора опорной частоты на транзисторе Т, который, с целью жесткой привязки фазы опорной частоты к запускающему импульсу, работает в импульсном режиме. Транзистор Т2 выполняет роль ключа, который в момент пода и запускающего импульса на несколько микросекунд срывает колебания генератора опорной частоты, шунтируя его контур. После закрывания транзистора Т колебания возникают под влиянием ударного возбуждения, уже сфазированные с импульсом запуска.
Схема работает следующим образом.
При замыкании ключа 7 емкость б заряхкается до амплитудного значения псдаваемо251002 (-1
О
c ! (! Ц (9иР.2
Составитель В. Жовинский Редактор Б. С. Нанкина Корректоры: А. Николаева и М. Коробова
Заказ 3922/15
Тираж 480
Подписное
ЦНИИПИ
Типография, пр. Сапунова, 2
ГО йапряжения и через эмиттерный повторитель 8 импульс подается на схему 1 управляемой задержки, которой осуществляется задержка запускающего импульса на время, пропорциональное подаваемому напряжению.
Схема совпадения выдает один импульс за один цикл запуска, который интегрируется емкостью б. После размыкания ключа 7 напряжение на емкости, как и выходное напряжение, изменяется до тех пор, пока схема не придет в ближайшее устойчивое состояние, так как таких состояний в схеме может быть несколько тысяч, то разница между поданным и установившимся напряжениями незначительна. Схема 4 совпадения осуществляет подзаряд емкости 6, а эмиттерный повторитель— ее разряд из-за наличия входных базовых токов. Таким образом, напряжение на емко ти, а следовательно, и на выходе находится в динамическом равновесии сколь угодно долго.
Ввиду малых входных токов эмиттерного повторителя и высокой частоты следования запускающих импульсов, определяющих цикл всего устройства, интегрирующая емкость выбирается небольшой. Это позволяет быстро ее заряжать и разряжать до амплитудного значе) <а» ния поданного через ключ напряжения за короткое время. Использование эмиттерного повторителя позволяет работать на низкоомную нагрузку, которая подключается на вход повторителя.
Использование внешнего генератора запус.кающих импульсов делает точность запоминания более равномерной во всем динамическом диапазоне.
Предмет изобретения
Аналоговое запоминающее устройство, выполненное в виде замкнутой импульсной системы, содержащей запоминающий конденсатор с входным ключом, усилитель постоянного тока, импульсный усилитель, эмиттерный повторитель, генератор импульсов и схему управляемой задержки, отличающееся тем, что, с целью повышения быстродействия, оно содержит последовательную схему совпадения, один из входов которой подключен к генератору импульсов, второй соединен со схемой управляемой задержки, а выход схемы совпадения связан с запоминающим конденсатором, включенным в коллекторную цепь импульсного усилителя.

