Патент ссср 250999
О П И С А Н И Е 250999
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 18.1Ч.1966 (№ 1071176/26-9) с присоединением заявки ¹
Приоритет
Опубликовано 26.Н!1,1969. Бюллетень № 27
Дата опубликования описания ЗО.I,1970
К,л. 2!ат, 36 22
МПК Н 03k
УДК 621.374.44(088.8) Комитет по делам изобретений и открытий при Совете Министров
СССР
Автор изобретения
Заявитель
А. Л. Видовский
Краснодарский филиал Всесоюзного научно-исследовательского и проектно-конструкторского института комплексной автоматизации нефтяной и газовой промышленности
7 р ПЛТЕИТП0ТЕУ1111ЧЕЦ. g
БИБЛИОТЕКА
ИМПУЛЬСНЫЙ ДЕЛИТЕЛЬ ЧАСТОТЬ!
Известны делители частоты импульсов на двоичных счетчиках различного типа, а также сложные делители частоты с последовательным или параллельным соединением делителей, выполненных на основе двоичных счетчиков.
Для изменения коэффициента деления в известных схемах делителей необходимо изменять число обратных связей либо число делителей, охваченных обратной связью, т. е. изменять принципиальную схему.
Предлагаемый делитель отличается от известных тем, что цифровое устройство сравнения, формирующее сигнал равенства двух чисел, заданных бинарным кодом, выполнено в виде логических ячеек типа «ИЛИ», два входа которого подключены к одноименным выходам триггеров с одинаковыми номерами счета.
Выход устройства сравнения соединен с шиной сброса входного счетчика.
Это позволяет изменять целочисленный коэффициент без дополнительных переключений.
На чертеже представлена схема импульсного делителя частоты.
Он содержит триггерные счетчики 1 и 2 и цифровое устройство 8 сравнения (схема фиксации равенства двух чисел, заданных бинарным кодом).
В счетчик 1 вводится значение делителя.
Ввод может быть осуществлен последовательным или параллельным кодом как до начала деления, так и в течение его. На вход 4 счетчика 2 подаются импульсы, частота следования которых подлежит делению.
Потенциальные выходы триггеров счетчиков
1 и 2 подключены на входы логических ячеек
«ИЛИ» схемы фиксации равенства двух чисел. Порядок подключения логических ячеек к триггерам счетчиков не имеет значения.
Важно лишь, чтобы оба входа данной ячейки были подключены к одноименным выходам триггеров, номера разрядов которых одинако.вы в обоих счетчиках.
Выход схемы 8 подключен к шине 5 сброса счетчика 2.
Импульсы, подаваемые на вход 4 счетчика
2, накапливаются в нем до совпадения с числом импульсов, хранящимся в счетчике 1. При равенстве чисел в счетчиках 1 и 2 схема выдает сигнал на выход устройства и сбрасывает счетчик 2 в нулевое состояние. Далее процесс повторяется.
Очевидно, что при частоте следования им25 пульсов, подаваемых на вход счетчика 2, равной f> и числе импульсов в счетчике 1, равном
Л (значение делителя), частота следования выходных импульсов устройства определяется
Л
30 выражением f> ——
250999
Предмет изобретения
Составитель M. Порфирова
Техред Л. К. Малова
Редактор В. Кузнецов
Корректоры; А. Николаева и М. Коробова
Заказ 3922/12 Тираж 480 Подп исног
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Импульсный делитель частоты, содержащий триггерные счетчики и цифровое устройство сравнения, отличающийся тем, что, с целью обеспечения возможности изменения целочисленного коэффициента деления без дополнительных переключений, цифровое устройство сравнения, формирующее сигнал равенства двух чисел, заданных бинарным кодом, выполнено в виде логических ячеек типа «ИЛИ», два входа которого подключены к одноименным выходам триггеров с одинаковыми номерами счета, а выход упомянутого устройства сравнения соединен с шиной сброса входного счетчика.

