Двоичный логический элемент

 

ОЛИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

22ОЗИ

Союэ Советских

Социалистических

Реслублик

Зависимое от авт. свидетельства №

Заявлено 23.1.1967 (№ 1127136/26-24) с присоединением заявки №

Приоритет

Опубликовано 28.VI.1968. Бюллетень № 20

Дата опубликования описания 16.IX.1968

1л. 21а1, 36/18

МПК Н 03k

УДК 681.325,65(088.8) Комитет ло делам иаобретений и открытий лри Совете Министров

СССР

Автор изобретения

E. М. Кадинов

Заявитель

ДВОИЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Р1звестны двоичные логические элементы, содержащие два потенциальных триггера, соединенные так, что выход одного триггера связан со входом другого через связывающие транзисторы, а также запускающие транзисторы.

Предложенное устройство отличается тем, что коллекторы транзисторов одного триггера соединены с коллекторами запускающих транзисторов, эмиттеры которых соединены с потенциальными входами триггера, а базы через резисторы — с источником входных импульсов и с эмиттерами связывающих транзисторов, коллекторы которых подключены к базам транзисторов второго триггера. В цепи обратной связи этого триггера включены вспомогательные транзисторы так, что коллекторы основных транзисторов соединены с эмиттерами вспомогательных, коллекторы которых подключены к базам основных транзисторов.

Такое выполнение предложенного устройства позволяет уменьшить количество оборудования, повысить быстродействие, увеличить перепад выходного напряжения и уменьшить время переключения.

На чертеже приведена схема предложенного двоичного элемента.

Схема состоит из двух потенциальных триггеров на транзисторах 1, 2 и 8, 4, соединенных через связывающие транзисторы 5 и б, и запускающих транзисторов 7 и 8, которые подключены к потенциальным входам 9 и 10 триггера и к источнику входных импульсов (входу)

11 через резисторы 12 и 18. В цепи обратной связи второго триггера (транзисторы 8 и 4) включены вспомогательные транзисторы 14 и 15.

Триггер запускается через транзисторы 7 и

8 только во время подачи положительного нм10 пульса на вход 11. Если на вход 9 подан низкий уровень напряжения, транзистор 7 в момент поступления импульса на вход 11 будет открыт, что приводит к открыванию транзистора 1 и запиранию транзистора 2. Это соот15 ветствует установке триггера в «1». При подаче низкого уровня на потенциальный вход 10, в момент поступления импульса на вход 11, триггер сбрасывается в «О». Одновременная подача низкого уровня на потенциальные вхо20 ды 9 и 10 в момент импульса на входе 11 запрещена.

После установки триггера в состояние «О» или «1» по окончании положительного импульса и установлен. "и нулевого уровня на входе

2s 11, открывается один из связывающих транзисторов 5 или б, подключенный к плечу триггера, на котором установился высокий уровень. Открытый связывающий транзистор 5 или б шунтирует эмиттерный переход соответ30 ствующего транзистора 8 или 4 второго триг220311

Составитель Ю. Н. Колотов

1 едактор Е. B. Семанова Текред Л. Я. Левина Корректор С. А, Башлыкова.=аказ 2557!10 Тираж 530 Подписное

UIIN1II11I Комитета по делам изобретений и открытий при Совете Микис ров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2 гера, в результате чего второй триггер устанавливается в то же состояние, что и первый.

Предмет изобретения

Двоичный логический элемент, содержащий два потенциальных триггера, соединенные так, что выход одного триггера связан со входом другого через связывающие транзисторы, а также запускающие транзисторы, отлича ощийся тем, что, с целью уменьшения количества оборудования, повышения быстродействия, увеличения перепада выходного напряжения и уменьшения времени переключения, коллекторы транзисторов одного триггера соединены с коллекторами запускающих транзисторов, эмиттеры которых соединены с потенциальными входами триггера, а базы через резисто5 ры — с источником входных импульсов и с эмиттерами связыва1ощих транзисторов, коллекторы которых подключены к базам транзисторов второго триггера, при этом в цепи обратной связи этого триггера включены вспо10 могательные транзисторы так, что коллекторы основных транзисторов соединены с эмиттерами вспомогательных, коллекторы которых под ключены к базам основных транзисторов.

Двоичный логический элемент Двоичный логический элемент 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх