Дешифратор времяимпульсных кодов

 

Изобретение относится к вычислительной технике, а именно к устройствам декодирования импульсных кодовых последовательностей, и может быть использовано в устройствах обработки информации . Изобретение позволяет осуществлять как одноканальную, так и многоканальную дешифрацию входной информации, за счет чего достигается расширение области использования дешифоатора. Дешифратор времяимпульсных кодов содержит формирователь 1 импульсов, элемент 2 задержки, К-разрядные регистры 3 и 4 сдвига, блок 5 элементов ИЛИ, блоки 6 и 10 формирователей импульсов, инвертор 7, буферный регистр 8, группу 9.1 - 9.М мультиплексоров, группу 11 1-11 М элементов 12.1-12 X И в каждой 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛ ИСТИЧ Е СКИХ

РЕСПУБЛИК (я)s Н 03 М 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

V (л)

О

1 Э

0 (21) 4697149/24 (22) 29.05.89 (46) 30.04.92. Бюл. N 16 (72) В.В,.Столяр (53) 681.32 (088.8) (56) Авторское свидетельство СССР

¹ 582573, кл. Н 04 LЗ/02,1977.

Авторское свидетельство СССР № 1647906, кл, Н 03 М 7/00, 1989, (54) ДЕШИФРАТОР ВРЕМЯИМПУЛЬСНЫХ

КОДОВ (57) Изобретение относится к вычислительной технике, а именно к устройствам декодирования импульсных кодовых

„„SU „„1730726 А1 последовательностей, и может быть использовано в устройствах обработки информации. Изобретение позволяет осуществлять как одноканальную, так и многоканальную дешифрацию входной информации, за счет чего достигается расширение области использованияя дешифратора,Дешифратор времяимпульсных кодов содержит формирователь 1 импульсов, элемент 2 задержки, К-разрядные регистры 3 и 4 сдвига, блок 5 элементов ИЛИ, блоки 6 и 10 формирователей импульсов, инвертор 7, буферный регистр 8, группу 9. I — 9.М мультиплексоров, группу 11,1 — 11 M элементов 12.1 — 12.Х И в каждой. 1 ил.

1730726

Изобретение относится к вычислительной технике, а именно к устройствам декодирования импульсных последовательностей, и может быть использовано в устройствах обработки информации, Целью изобретения является расширение области использования дешифратора.

На чертеже представлена функциональная схема дешифратора.

Дешифратор содержит формирователь

1 импульсов, элемент 2 задержки, первый и второй К-разрядные регистры 3 и 4 сдвига, блок 5 элементов ИЛИ, первый блок 6 формирователей импульсов, инвертор 7, буферный регистр 8, группу 9.1-9.М мультиплексоров, второй формирователь 10 импульсов, группа 11.1 — 11.М элементов

1.2.1 — 12.Х И в каждой, На чертеже позицией 13 обозначены выходы дешифратора, позициями 14 — 18 обозначены соответственно тактовый вход, первый информационный вход, вторые информационные входы, входы данных и вход записи дешифратора.

Дешифратор работает следующим образом, На тактовый вход 14 дешифратора поступают импульсы типа "меандр". На выходе инвертора 7 формируется меандр, сдвинутый относительного входного на время с= т/2; где Т вЂ” период следования тактовых импул ьсов.

Далее меандры поступают на тактовые входы первого и второго К-разрядных регистров 3 и 4 сдвига. Одновременно на объединенные информационные входы этих регистров 3 и 4 через формирователь 1, который осуществляет нормирование входных импульсов по длительности, и элемент

2 задержки поступает сигнал, подлежащий .дешифрации, и записывается в соответствующие регистры 3 и 4, а в дальнейшем под воздействием тактовых импульсов сдвигается и появляется на выходах регистров 3 и

4 через время Т, определяемое по формуле

Т= К.г где К вЂ” число соответствующего разряда регистра.

С выходов регистров 3 и 4 сдвига сигналы поступают на соответствующие входы элементов ИЛИ блока 5 элементов ИЛИ, где объединяются. С выходов блока 5 элементов ИЛИ на выходы 13 дешифратора через первый блок 6 формирователей проходят сигналы с тех элементов 12,1 — 12.Х, выбор

55 которых осуществляется при помощи группы 9,1-9. М мультиплексоров, кодом регистра

8. Первый и второй блоки 6 и 10 формирователей и формирователь 1 формируют сигналы определенной длительности под действием сигналов, поступающих на их входы. Формирователь 1 формирует импульсы длительностью с ф т/2 которые обеспечивают их запись хотя бы в один из регистров 3 и 4. Второй блок 10 формирователей из входных сигналов формирует короткие импульсы. Первый блок 6 формирователей формирует импульсы, длительность которых определяется погрешностью

ЛТ цифровой линии задержки (первый и второй сдвиговые регистры 3 и 4, блок 5 элементов ИЛИ) и может быть определена по следующей формуле: гфг =2 ЛT

При помощи элемента 2 задержки осуществляется подстройка задержки входного сигнала в пределах половины длительности периода следования тактовых импульсов.

На выходах 13 дешифратора формируются сигналы из совпавших во времени на первом и втором входах соответствующих элементов 18.1 — 19.X И, т.е. задержанные на определенное время и текущие сигналы, что и соответствует определенным кодовым интервалам, при этом на выходе первого элемента 12,1 И данной группы присутствуют совпавшие во времени задержанные сигналы, поступившие по входу 16, и текущие сигналы, поступающие по входу 15; на выходе второго элемента 12,2 И данной группы — задержанные сигналы, поступающие по входу 15, и текущие сигналы, поступающие по входу 16, и т.д. Выбор одного из каналов каждого кодового интервала (элементов

12.1 — 12,X группы 11.1 — 11.М элементов И) осуществляется при помощи группы 9,1—

9.M мультиплексоров, адресные входы которого подключены к регистру, Таким образом, разрешающая способность дешифратора Л t, определяемая как минимально допустимое расстояние между двумя последовательными импульсами определенной длительности на входе дешифратора, при котором возможно их различие на выходе, определяется формулой

Лс=(р-1) r+ru где со — длительность входного импульса.

Формула изобретения

Дешифратор времяимпульсных кодов, содержащий формирователь импульсов, выход которого через элемент задержки. сое1730726

30

40

50

Составитель Б.Ходов

Техред М.Моргентал Корректор H.Ðåâñêàÿ

Редактор С,Лисина

Заказ 1517 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 динен с информационными входами первого и второго К-разрядных регистров сдвига, блок элементов ИЛИ, выходы которого соединены с соответствующими входами первого блока формирователей импульсов, выходы первого К-разрядного регистра сдвига соединены с соответствующими первыми входами блока элементов ИЛИ, выхо-. ды второго К-разрядного регистра сдвига соединены с соответствующими вторыми входами блока элементов ИЛИ, тактовый вход первого К-разрядного регистра сдвига объединен с входом инвертора и является тактовым входом дешифратора, выход инвертора соединен с тактовым входом второго К-разрядного регистра сдвига, вход формирователя импульсов является первым информационным входом дешифратора, о тл ич а ю шийся тем, что, с целью расширения области использования дешифратора за счет обеспечения многоканальной дешифрации, в него введены буферный регистр, группа мультиплексоров, второй блок формирователей импульсов и М групп(М =1, К) элементов И по Х элементов И (Х = 1,N) в каждой, выходы первого блока формирователей импульсов соединены с первыми входами эле5 ментов И соответствующих групп блока, выходы второго блока формирователей импульсов соединены с вторыми входами соответствующих элементов И каждой группы, выходы элементов И групп соедине10 ны с одноименными информационными входами соответствующих мультиплексоров группы, группы выходов буферного регистра соединены с одноименными адресными входами соответствующих муль15 типлексоров группы, входы второго блока формирователей являются вторыми информационными входами дешифратора, информационные входы буферного регистра являются входами данных дешифратра, так20 товый вход буферного регистра является входом записи дешифратора, выходы мультиплексоров группы являются выходами дешифратора,

Дешифратор времяимпульсных кодов Дешифратор времяимпульсных кодов Дешифратор времяимпульсных кодов 

 

Похожие патенты:

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих матричных арифметических устройств

Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано для преобразования двоично-десятичного кода в двоичный в устройствах ввода-вывода и преобразования информации

Изобретение относится к вычислительной технике и может использоваться в вычислительных системах, работающих в избыточной двоичной системе счисления

Изобретение относится к автоматике и может быть использовано в системах телеуправления различными объектами

Изобретение относится к вычислительной технике и может быть использовано для преобразования непозиционного р-кода Фибоначчи в двоичный код в системах обработки и передачи информации

Изобретение относится к автоматике и импульсной технике и может быть использо-вано в радиоэлектронике, в системах автоматического управления и регулирования, в устройствах кодирования и связи

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх